存储器故障诊断装置、存储器故障诊断方法

    公开(公告)号:CN103714861A

    公开(公告)日:2014-04-09

    申请号:CN201210585230.X

    申请日:2012-12-28

    CPC classification number: G11C29/10 G11C29/56008 G11C2029/5604

    Abstract: 本发明的目的在于,提供一种使用预先设定的控制周期内的应用执行后的间隔时间,用最小时间进行存储器的故障诊断,使得诊断对象区域的存储器全部故障诊断时间成为最小的存储器故障诊断装置和存储器故障诊断方法。存储器的区域具备诊断区域(41)和非诊断区域(42),诊断区域被分割成各个区域不重叠的多个行区域,并且,各个行区域被分割成各自不重叠的多个单元区域,存储器故障诊断方法为2级的诊断,具备:针对行区域内的1组单元区域的全部组合的单元区域间进行诊断的行区域内诊断步骤;和针对诊断区域内的1组行区域的全部组合的行区域间进行诊断的行区域间诊断步骤,将行区域尺寸设置成使行区域内诊断时间与行区域间诊断时间相等。

    安全输出装置
    13.
    发明公开

    公开(公告)号:CN102183944A

    公开(公告)日:2011-09-14

    申请号:CN201110006126.6

    申请日:2011-01-12

    CPC classification number: G06F11/263 G05B19/0428 G05B2219/24054

    Abstract: 一种安全输出装置,具备:输出控制部(1)命令将正常输出数据和第1自诊断图形数据与控制周期同步而输出;正常输出部(2),将正常输出数据与控制周期同步而输出;测试图形生成部(3),将自诊断图形数据编码为预先设定的脉冲宽度以下的脉冲串信号并以基带传输方式输出;合成输出部(4),将脉冲串信号与正常输出信号合成并输出;重构部(5),将操作端部(13)输出信号进行解码并重构为第2自诊断图形数据;以及比较部(6),将第1自诊断图形数据与第2自诊断图形数据进行比较,判断有无差异。

    工业控制器
    16.
    发明公开

    公开(公告)号:CN101303599A

    公开(公告)日:2008-11-12

    申请号:CN200810096722.6

    申请日:2008-05-09

    CPC classification number: H04L9/008 G06F11/085

    Abstract: 第一算术运算器(11)包括用于将由来自中央控制器(31)的命令发送的数值数据编码为模算术码的第一模算术编码编码器(11b),第一算术运算处理器(11a)使用模算术编码的数值数据作为输入操作数,用于基于来自中央控制器(13)的指令执行算术运算,以提供模算术码形式的输出,和用于确定在自第一算术运算处理器输出的数值数据中有无比特错误,如果检测有,纠正比特错误以输出解码的数值数据的第一模算术码解码器(11c)。

    输出装置及其诊断方法
    17.
    发明授权

    公开(公告)号:CN104460405B

    公开(公告)日:2017-04-12

    申请号:CN201410476680.4

    申请日:2014-09-18

    CPC classification number: G05B19/0425

    Abstract: 本发明涉及输出装置及其诊断方法。根据实施方式,提供具有信号控制部(20a)的输出装置,该信号控制部(20a)在比该规定定时早第二负载(51)的响应时间的定时使来自第二输出元件(43)的信号断开,在比所述规定定时早第一负载(50)的响应时间的定时使来自第一以及第二输出元件(41、43)的信号接通并使来自第一以及第二断路元件(40、42)的信号断开。所述输出装置具有诊断部(20b),该诊断部(20b)在所述规定定时基于来自第一数字输出电路(30)的信号来诊断所述第一断路元件(40)是正常还是故障,并在所述规定定时基于来自第二数字输出电路(31)的信号来诊断所述第二断路元件(42)是正常还是故障。

    存储器故障诊断装置、存储器故障诊断方法

    公开(公告)号:CN103714861B

    公开(公告)日:2017-04-12

    申请号:CN201210585230.X

    申请日:2012-12-28

    CPC classification number: G11C29/10 G11C29/56008 G11C2029/5604

    Abstract: 本发明的目的在于,提供一种使用预先设定的控制周期内的应用执行后的间隔时间,用最小时间进行存储器的故障诊断,使得诊断对象区域的存储器全部故障诊断时间成为最小的存储器故障诊断装置和存储器故障诊断方法。存储器的区域具备诊断区域(41)和非诊断区域(42),诊断区域被分割成各个区域不重叠的多个行区域,并且,各个行区域被分割成各自不重叠的多个单元区域,存储器故障诊断方法为2级的诊断,具备:针对行区域内的1组单元区域的全部组合的单元区域间进行诊断的行区域内诊断步骤;和针对诊断区域内的1组行区域的全部组合的行区域间进行诊断的行区域间诊断步骤,将行区域尺寸设置成使行区域内诊断时间与行区域间诊断时间相等。

    具备回写式高速缓存的信息处理装置及主存储器诊断方法

    公开(公告)号:CN102339238B

    公开(公告)日:2014-06-18

    申请号:CN201110051973.4

    申请日:2011-03-03

    CPC classification number: G11C29/44 G06F12/0804 G11C2029/0401 G11C2029/0409

    Abstract: 一种具备回写式高速缓存的信息处理装置及其主存储器诊断方法,能够在信息处理装置的应用程序的动作中进行主存储器的诊断而不会对应用程序的动作造成影响,具备回写式高速缓存的信息处理装置的主存储器的故障诊断方法的特征在于,预先存储根据回写式高速缓存(1a)的存储大小对存储于主存储器(2)的应用程序进行分割而成的区域,检测从主存储器(2)朝向回写式高速缓存(1a)的读入信号,并判定该读入信号是否是未诊断的所述区域,在未诊断的情况下,指令进行该区域的故障诊断;在区域的诊断过程中,在检测到向该区域的写入信号(回写)的情况下,停止该区域的诊断,并与应用程序的执行并行地执行主存储器的故障诊断。

    时钟诊断电路
    20.
    发明公开

    公开(公告)号:CN103208979A

    公开(公告)日:2013-07-17

    申请号:CN201210365714.3

    申请日:2012-09-27

    CPC classification number: H03K5/19 G06F1/04

    Abstract: 一种时钟诊断电路,具备:延迟电路,使时钟延迟时钟脉冲宽度以下的规定时间;整数倍延迟电路,使从延迟电路输出的延迟时钟延迟规定的周期数倍;第一“异”电路,利用延迟时钟将时钟编码;第二“异”电路,利用整数倍延迟电路的输出将第一“异”电路的输出解码;以及比较电路,比较时钟和第二“异”电路的输出,检测时钟的异常。

Patent Agency Ranking