液晶驱动电路和半导体集成电路

    公开(公告)号:CN1540619A

    公开(公告)日:2004-10-27

    申请号:CN200410044700.7

    申请日:2000-08-31

    Abstract: 在配置在液晶显示板内的源极驱动器(4A)内,形成有自LSI芯片的一端延长到另一端的芯片内基准电压布线(17)。源极驱动器(4A)内设有自每一条芯片内基准电压布线(17)分出的每一条分支基准电压布线(17a)、基准电压生成缓冲器(31)、用以控制基准电压生成缓冲器(31)的控制电路(30)、用以将基准电压细分为n个级别的基准电压生成用电阻部(32)、选择已细分化的电压中之一的电压级别选择电路(34)以及输出缓冲器(35)。基准电压经由与每一条芯片内基准电压布线(17)串联的布线而供向每一个源极驱动器(4),故可使用以供给基准电压的布线的结构简单化。

    数据信号取得电路、显示板驱动电路以及图像显示装置

    公开(公告)号:CN101656533B

    公开(公告)日:2013-10-02

    申请号:CN200910165899.1

    申请日:2009-08-12

    Abstract: 数据信号取得电路设有下列比较器:第一比较器,该第一比较器被输入时钟信号CKP和时钟信号CKP的反相信号CKN,输出与时钟信号CKP同相的第二时钟信号和与时钟信号CKP反相的第二反相信号;第二比较器,第二时钟信号被输入到所述第二比较器的非反转输入端,第二反相信号被输入到所述第二比较器的反转输入端;以及第三比较器,第二时钟信号被输入到所述第三比较器的反转输入端,第二反相信号被输入到所述第三比较器的非反转输入端,在所述数据信号取得电路,将第二比较器和第三比较器的输出信号CL1和CL2作为锁存电路L1和L2的时钟信号来使用,从而被输入到锁存电路L1及L2的时钟信号CL1及CL2的上升或者上升的延迟时间成为同等程度,并且实现低电力消耗。

    数字模拟转换器
    13.
    发明授权

    公开(公告)号:CN101013895B

    公开(公告)日:2010-11-10

    申请号:CN200710003103.3

    申请日:2007-01-31

    CPC classification number: H03M1/76

    Abstract: 本发明在维持相同分解力的同时,减少数字模拟转换器的构成元件数。例如,为了将6比特的数字信号转换为模拟信号,设置:基准电压生成电路100,用于生成17个基准电压;第1切换电路200,具有由各个MOS晶体管构成的19个开关对,以根据上位4比特选择互相邻接的两个基准电压;第2切换电路300,由12个MOS晶体管的串联电路构成,利用合成导通电阻将所选择的两个基准电压的差分割为4部分,以得到3个中间电压;第3切换电路400,用于根据下位2比特,将所选择的两个基准电压之中低的电压或者3个中间电压之中的一个,选择性地输出。

    显示元件驱动装置及图像显示装置

    公开(公告)号:CN100442332C

    公开(公告)日:2008-12-10

    申请号:CN200510102813.2

    申请日:2005-09-12

    Abstract: 为了即使在显示元件驱动装置的运行速度很快时也能够正确保持低振幅输入信号,包括一对CLKP1和CLKN1的差分信号以在各自的输出电压信号间提供相反相位的方式被输入到第一比较器和第二比较器中。该第一比较器的输出被第一分频触发器分频,同时该第二比较器的输出被第二分频触发器分频。第一数据保持触发器与第一分频触发器所输出的信号同步对输入数据信号进行保持,同时第二数据保持触发器与第二分频触发器所输出的信号同步,对输入信号进行保持。

    数字模拟转换器
    15.
    发明公开

    公开(公告)号:CN101013895A

    公开(公告)日:2007-08-08

    申请号:CN200710003103.3

    申请日:2007-01-31

    CPC classification number: H03M1/76

    Abstract: 本发明在维持相同分解力的同时,减少数字模拟转换器的构成元件数。例如,为了将6比特的数字信号转换为模拟信号,设置:基准电压生成电路100,用于生成17个基准电压;第1切换电路200,具有由各个MOS晶体管构成的19个开关对,以根据上位4比特选择互相邻接的两个基准电压;第2切换电路300,由12个MOS晶体管的串联电路构成,利用合成导通电阻将所选择的两个基准电压的差分割为4部分,以得到3个中间电压;第3切换电路400,用于根据下位2比特,将所选择的两个基准电压之中低的电压或者3个中间电压之中的一个,选择性地输出。

    数据驱动器
    17.
    发明公开

    公开(公告)号:CN1490784A

    公开(公告)日:2004-04-21

    申请号:CN03155342.7

    申请日:2003-08-27

    CPC classification number: G09G3/3688

    Abstract: 本发明的目的在于:在用在串联COG(Chip On Glass)方式的液晶面板的数据驱动器中,能够一直确保时钟和数据间的设定时间及保持时间的容限。本发明公开了一种数据驱动器,将第1,第2、第3及第4反相器21、22、23、24串联起来构成反相器链20,将时钟输入加给第1反相器21。在第1反相器21的电源一侧接上第1电流源25,在第3反相器23的接地一侧接上第2电流源27。当时钟输出的占空比小于所希望的值时,让第1电流源25的电流量减少而延迟时钟输出的下降;当时钟输出的占空比大于所希望的值时,让第2电流源27的电流量减少而延迟时钟输出的上升。

Patent Agency Ranking