-
公开(公告)号:CN101312032A
公开(公告)日:2008-11-26
申请号:CN200810125178.3
申请日:2002-10-08
Applicant: 日本电气株式会社
Abstract: 本发明提供一种高精细、多灰度、低成本、低消耗功率的显示装置。包括:显示屏110,扫描电路109,及数据线驱动电路。在上述显示屏的外部具有控制器IC102,该控制器IC102包括:存储显示数据的显示存储器;从上述显示存储器读出数据并向上述显示屏输出的输出缓冲器112;控制上述显示存储器及上述输出缓冲器并管理与上述上位装置间的通信及控制的控制器113;在上述显示屏上具有构成上述数据线驱动电路的一部分,并将数字信号的显示数据变换为模拟信号的DAC电路106;上述控制器IC102与上述显示屏之间的数据传输用总线宽度,与上述控制器与上述上位装置之间总线相比,一次可并行传输多位数据,降低数据线驱动电路的工作频率。
-
公开(公告)号:CN1622183A
公开(公告)日:2005-06-01
申请号:CN200410095096.0
申请日:2004-11-23
Applicant: 日本电气株式会社
CPC classification number: G06F3/147 , G06F3/1431
Abstract: 在其中组合了具有两个屏幕的显示单元的显示系统中,抑制了显示系统的增大和成本的增加。设置有:形成在一个绝缘基板上的一个显示单元;形成在另一绝缘基板上的另一显示单元;以及用于输出显示驱动信号的电路模块。将所述另一显示单元的尺寸设置为比所述一个显示单元的尺寸小。将所述电路模块形成在所述一个绝缘基板上,并分别向所述一个显示单元和所述另一显示单元输出所述显示驱动信号。
-
公开(公告)号:CN1551064A
公开(公告)日:2004-12-01
申请号:CN200410042118.7
申请日:2004-05-09
Applicant: 日本电气株式会社
CPC classification number: G09G5/006
Abstract: 一种显示板驱动器,满足关系L1≤V(F1×ε11/2×100),这里接口1和定时控制器之间的传输路径长度是L1,电磁波在真空中的传播速度是V,接口和定时控制器之间所发送信号的频率是F1,并且所述接口和定时控制器之间传输路径介质的相对介电常数是ε1。满足关系L2≤V(F2×ε21/2×100),这里定时控制器和信号线驱动部分之间的传输路径长度是L2,电磁波在真空中的传播速度是V,定时控制器和信号线驱动部分之间所发送信号的频率是F2,并且定时控制器和信号线驱动部分之间传输路径介质的相对介电常数是ε2。因此,能够抑制EMI噪声的出现,并且能够减小显示设备的实现成本。
-
公开(公告)号:CN100555375C
公开(公告)日:2009-10-28
申请号:CN200510104135.3
申请日:2005-09-19
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
IPC: G09G3/20
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2300/0408 , G09G2300/08 , G09G2310/027 , G09G2310/0289 , G09G2310/0297
Abstract: 通过抑制由于发生在利用具有浮置体的MOS晶体管的电路中的滞后效应所引起的操作故障,提供了一种电特性优异的器件。此外,改善了包括这些MOS晶体管作为组件的读出放大器电路和锁存电路的敏感度。在第一时间段(有效时间段)中,使用MOS晶体管的电特性,输出除第一电路以外的其他电路所需的信号,以及在除第一时间段以外的第二时间段(空闲时间段)中,在MOS晶体管的栅极和源极之间,施加不小于这些MOS晶体管的阈值电压的阶梯波形电压。
-
公开(公告)号:CN101312033A
公开(公告)日:2008-11-26
申请号:CN200810125179.8
申请日:2002-10-08
Applicant: 日本电气株式会社
Abstract: 本发明提供一种高精细、多灰度、低成本、低消耗功率的显示装置。包括:显示屏110,扫描电路109,及数据线驱动电路。在上述显示屏的外部具有控制器IC102,该控制器IC102包括:存储显示数据的显示存储器;从上述显示存储器读出数据并向上述显示屏输出的输出缓冲器112;控制上述显示存储器及上述输出缓冲器并管理与上述上位装置间的通信及控制的控制器113;在上述显示屏上具有构成上述数据线驱动电路的一部分,并将数字信号的显示数据变换为模拟信号的DAC电路106;上述控制器IC102与上述显示屏之间的数据传输用总线宽度,与上述控制器与上述上位装置之间总线相比,一次可并行传输多位数据,降低数据线驱动电路的工作频率。
-
公开(公告)号:CN100380436C
公开(公告)日:2008-04-09
申请号:CN200410095096.0
申请日:2004-11-23
Applicant: 日本电气株式会社
CPC classification number: G06F3/147 , G06F3/1431
Abstract: 在其中组合了具有两个屏幕的显示单元的显示系统中,抑制了显示系统的增大和成本的增加。设置有:形成在一个绝缘基板上的一个显示单元;形成在另一绝缘基板上的另一显示单元;以及用于输出显示驱动信号的电路模块。将所述另一显示单元的尺寸设置为比所述一个显示单元的尺寸小。将所述电路模块形成在所述一个绝缘基板上,并分别向所述一个显示单元和所述另一显示单元输出所述显示驱动信号。
-
公开(公告)号:CN101527133B
公开(公告)日:2012-07-18
申请号:CN200910128536.0
申请日:2005-09-19
Applicant: 日本电气株式会社
IPC: G09G3/36
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2300/0408 , G09G2300/08 , G09G2310/027 , G09G2310/0289 , G09G2310/0297
Abstract: 一种读出放大器电路、一种显示设备以及一种半导体器件。通过抑制由于发生在利用具有浮置体的MOS晶体管的电路中的滞后效应所引起的操作故障,提供了一种电特性优异的器件。此外,改善了包括这些MOS晶体管作为组件的读出放大器电路和锁存电路的敏感度。在第一时间段(有效时间段)中,使用MOS晶体管的电特性,输出除第一电路以外的其他电路所需的信号,以及在除第一时间段以外的第二时间段(空闲时间段)中,在MOS晶体管的栅极和源极之间,施加不小于这些MOS晶体管的阈值电压的阶梯波形电压。
-
公开(公告)号:CN101312031B
公开(公告)日:2011-06-22
申请号:CN200810125177.9
申请日:2002-10-08
Applicant: 日本电气株式会社
Abstract: 本发明提供一种高精细、多灰度、低成本、低消耗功率的显示装置。包括:显示屏110,扫描电路109,及数据线驱动电路.在上述显示屏的外部具有控制器IC102,该控制器IC102包括:存储显示数据的显示存储器;从上述显示存储器读出数据并向上述显示屏输出的输出缓冲器112;控制上述显示存储器及上述输出缓冲器并管理与上述上位装置间的通信及控制的控制器113;在上述显示屏上具有构成上述数据线驱动电路的一部分,并将数字信号的显示数据变换为模拟信号的DAC电路106;上述控制器IC102与上述显示屏之间的数据传输用总线宽度,与上述控制器与上述上位装置之间总线相比,一次可并行传输多位数据,降低数据线驱动电路的工作频率。
-
公开(公告)号:CN101738771A
公开(公告)日:2010-06-16
申请号:CN200910262404.7
申请日:2007-03-06
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
CPC classification number: G09G3/20 , G09G3/3685 , G09G2300/0408 , G09G2300/0452 , G09G2310/027
Abstract: 本发明提供一种显示装置、使用该显示装置的近眼设备和便携终端。其中该显示装置包括:显示部分,其中在第一方向和第二方向上以矩阵方式将像素设置在支持基板上,每一个像素都是由多个点构成的,显示部分具有非矩形外部形状;第一电路,其提供在支持基板上的显示部分的外侧上;以及第二电路,其规模大于第一电路的规模,其提供在显示部分的外侧上,其中所述点是在第一方向上比在第二方向上长的形状,像素是在第一方向上和在第二方向上具有基本相同长度的形状,其中第一电路提供在第一方向上设置的像素的外侧上,第二电路提供在第二方向上设置的像素的外侧上。
-
公开(公告)号:CN101527133A
公开(公告)日:2009-09-09
申请号:CN200910128536.0
申请日:2005-09-19
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
IPC: G09G3/36
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2300/0408 , G09G2300/08 , G09G2310/027 , G09G2310/0289 , G09G2310/0297
Abstract: 一种读出放大器电路、一种显示设备以及一种半导体器件。通过抑制由于发生在利用具有浮置体的MOS晶体管的电路中的滞后效应所引起的操作故障,提供了一种电特性优异的器件。此外,改善了包括这些MOS晶体管作为组件的读出放大器电路和锁存电路的敏感度。在第一时间段(有效时间段)中,使用MOS晶体管的电特性,输出除第一电路以外的其他电路所需的信号,以及在除第一时间段以外的第二时间段(空闲时间段)中,在MOS晶体管的栅极和源极之间,施加不小于这些MOS晶体管的阈值电压的阶梯波形电压。
-
-
-
-
-
-
-
-
-