一种高线性度宽带无源混频器
    11.
    发明公开

    公开(公告)号:CN119696518A

    公开(公告)日:2025-03-25

    申请号:CN202411764972.8

    申请日:2024-12-04

    Abstract: 本发明一种高线性度宽带无源混频器,包括:RF阻抗匹配网络、IF阻抗匹配网络、LO预驱动器、堆叠式LO驱动器、开关核心;射频信号从P3、P4端口进来,进入RF阻抗匹配网络经X、Y端口的传递,传递到A、B端口进入开关核心,最后传递到E、F端口进入IF阻抗匹配网络;本振信号从P1、P2端口进入,进入LO预驱动器经H、Z端口的传递,经过双路堆叠式LO驱动器进入开关核心,并经E、F端口到IF阻抗匹配网络,最后经P5、P6端口输出IF信号。本发明实现了工作频率范围在7GHz至20GHz,RF阻抗匹配网络采用混合耦合结构,IF阻抗匹配网络采用低通四阶LC结构,配合LO预驱动器、堆叠式LO驱动器级联实现了IF信号的超高线性度、低功耗、超宽带性能。

    一种面向IR-UWB的低功耗抗干扰可变增益放大器

    公开(公告)号:CN119051599A

    公开(公告)日:2024-11-29

    申请号:CN202411221861.2

    申请日:2024-09-02

    Inventor: 郭本青 苟渝晟

    Abstract: 本发明一种面向IR‑UWB的低功耗抗干扰可变增益放大器,包括:低噪声放大器LNA、可变增益跨导放大器VGTA;低噪声放大器LNA用以接收来自天线的微弱射频信号,对其进行放大处理;可变增益跨导放大器VGTA将低噪声放大器LNA输出的电压信号转换为电流信号,根据接收的电流信号强度的变化来调节增益;低噪声放大器LNA采用电容耦合的互补Cascode结构,并在输出端集成了带有开关控制调谐电容的变压器耦合带通滤波器,实现干扰抑制效果,可变增益跨导放大器VGTA基于反相器,利用背栅偏置反馈特性,CMP自动调节偏置情况,实现更宽的Gm线性调节范围。通过将电路整合在接收通道内做仿真,结果体现出干扰抑制和低功耗的特点,且工作频率范围覆盖5‑10GHz,有效支持IR‑UWB通信应用。

    一种低功耗双频带可重构射频接收前端电路

    公开(公告)号:CN118944695A

    公开(公告)日:2024-11-12

    申请号:CN202411221858.0

    申请日:2024-09-02

    Abstract: 本发明一种低功耗双频带可重构射频接收前端电路,包括:巴伦‑低噪声放大电路、无源混频器核心、电流复用混频器;巴伦‑低噪声放大电路与电流复用混频器相连,电流复用混频器与无源混频器核心相连,形成从前端信号放大到频率变换的连续处理链路;通过采用LNA前置架构,使其工作频率范围在Sub‑GHz/2.4GHz,巴伦‑低噪声放大器是基于亚GHz带8路陷波滤波器的有源反馈和在2.4GHz极低噪声的ISDLNA通过可重构硬件实现的,其中电流复用混频器缓解了巴伦‑低噪声放大器的负载效应,同时以低功耗实现了更好的增益、噪声系数和线性度,解决了现有射频接收前端电路在抗干扰能力、频带兼容性和功耗方面的问题。

    一种CMOS环形1/4占空比高速时钟电路

    公开(公告)号:CN114070266B

    公开(公告)日:2024-06-28

    申请号:CN202111361091.8

    申请日:2021-11-17

    Abstract: 本发明公开一种CMOS环形1/4占空比高速时钟电路,应用于射频集成电路领域,针对现有的时钟电路无法满足高速、低功耗的使用需求的问题;本发明采用基于静态锁存器的逻辑门级和反相器缓冲级,由4个逻辑门级进行首尾交叉顺序连接构成一个环状结构,在环状结构的P1‑4节点连接反相器缓冲级INV1‑4;所述逻辑门级包括静态锁存器SL1和与非门A1;静态锁存器SL1由两个与非门G2G4交叉连接构成,反相器缓冲级用于输出1/4占空比信号,同时又可以提升负载的驱动能力。

    一种宽带集成CMOS全局反馈接收机前端电路

    公开(公告)号:CN114124123B

    公开(公告)日:2023-03-14

    申请号:CN202111362252.5

    申请日:2021-11-17

    Abstract: 本发明公开一种宽带集成CMOS全局反馈接收机前端电路,应用于射频集成电路领域,针对现有技术中片外巴伦和匹配元器件存在的损耗大、体积大、带宽有限,不利于单片集成的缺点;本发明的电路包括四个无源混频器;输入射频信号经过输入跨导放大器转换为电流信号,再经过第二混频器得到基带电流信号,基带电流信号经过第一跨阻放大器得到基带电压输出信号BBI;同时,BBI经过第一无源混频器的上变频,再经有源合路器反馈到跨导放大器输入端,从而获得了全局反馈下的输入端口阻抗匹配;类似地,第三无源混频器第二跨阻放大器得到基带电压信号BBQ,BBQ经过第四无源混频器的上变频,再经过有源合路器反馈到跨导放大器输入端。

    一种宽带集成CMOS全局反馈接收机前端电路

    公开(公告)号:CN114124123A

    公开(公告)日:2022-03-01

    申请号:CN202111362252.5

    申请日:2021-11-17

    Abstract: 本发明公开一种宽带集成CMOS全局反馈接收机前端电路,应用于射频集成电路领域,针对现有技术中片外巴伦和匹配元器件存在的损耗大、体积大、带宽有限,不利于单片集成的缺点;本发明的电路包括四个无源混频器;输入射频信号经过输入跨导放大器转换为电流信号,再经过第二混频器得到基带电流信号,基带电流信号经过第一跨阻放大器得到基带电压输出信号BBI;同时,BBI经过第一无源混频器的上变频,再经有源合路器反馈到跨导放大器输入端,从而获得了全局反馈下的输入端口阻抗匹配;类似地,第三无源混频器第二跨阻放大器得到基带电压信号BBQ,BBQ经过第四无源混频器的上变频,再经过有源合路器反馈到跨导放大器输入端。

    一种CMOS环形1/4占空比高速时钟电路

    公开(公告)号:CN114070266A

    公开(公告)日:2022-02-18

    申请号:CN202111361091.8

    申请日:2021-11-17

    Abstract: 本发明公开一种CMOS环形1/4占空比高速时钟电路,应用于射频集成电路领域,针对现有的时钟电路无法满足高速、低功耗的使用需求的问题;本发明采用基于静态锁存器的逻辑门级和反相器缓冲级,由4个逻辑门级进行首尾交叉顺序连接构成一个环状结构,在环状结构的P1‑4节点连接反相器缓冲级INV1‑4;所述逻辑门级包括静态锁存器SL1和与非门A1;静态锁存器SL1由两个与非门G2G4交叉连接构成,反相器缓冲级用于输出1/4占空比信号,同时又可以提升负载的驱动能力。

    一种输出功率增强型的两级双向毫米波CMOS放大器

    公开(公告)号:CN119696526A

    公开(公告)日:2025-03-25

    申请号:CN202411739199.X

    申请日:2024-11-29

    Inventor: 郭本青 苟渝晟

    Abstract: 本发明一种输出功率增强型的两级双向毫米波CMOS放大器,电路结构包括匹配网络、驱动放大级、PA/LNA级;PA/LNA级采用三堆叠共源共栅PA和共源级LNA交叉耦合结构,在功率放大模式下,三堆叠结构实现更高输出功率和输出负载阻抗;在共源LNA的栅极处添加串联电容,隔离共源LNA的栅极和三堆叠PA的漏极,LNA晶体管栅源极反向偏置提高功放部分耦合过来的信号,开启LNA晶体管的门限,避免功率放大模式下信号输出功率的退化;在低噪声放大模式下,三堆叠PA晶体管关断下的寄生电容和共源LNA的Cgd产生电容中和效果,有利于低噪声放大和稳定性维持。本发明解决了双向放大器中输出功率与低噪声之间的折中问题,具备优良的面积效率和成本优势,适用于毫米波频段的双向放大应用。

Patent Agency Ranking