一种基于FPGA的同步时钟管理模块

    公开(公告)号:CN107577140A

    公开(公告)日:2018-01-12

    申请号:CN201710824955.2

    申请日:2017-09-14

    Abstract: 本发明公开了一种基于FPGA的同步时钟管理模块,属于电力系统及其自动化技术领域。本发明包括B码解析子模块、自同步RTC子模块、自同步采样脉冲输出子模块和接口管理子模块,各子模块集成在一块FPGA中且B码解析子模块、自同步RTC子模块及自同步采样脉冲输出子模块均能够独立使能。本发明集B码解析子模块、自同步RTC子模块、自同步采样脉冲输出子模块于一体,三大模块可分别使能,能够为电力系统继电保护及安全自动装置的同步时钟管理提供完整解决方案,灵活适用于多种系统实现方式,降低装置CPU处理时钟管理的计算开销,降低软件复杂度,提高装置整体可靠性。

    一种适用于半波长输电线路稳定控制装置的故障跳闸判别方法

    公开(公告)号:CN107894550A

    公开(公告)日:2018-04-10

    申请号:CN201710977777.7

    申请日:2017-10-17

    CPC classification number: G01R31/085

    Abstract: 本发明公开了一种适用于半波长输电线路稳定控制装置的故障跳闸判别方法,属于电力系统自动化技术领域。本发明采集半波长线路M侧稳控装置安装处和N侧稳控装置安装处三相电压和三相电流,计算稳控装置安装处负序电流、负序电压和零序电压,通过电流突变量判断M侧和N侧是否满足装置启动条件;根据M侧和N侧启动量满足启动条件的时间差确定故障点F位置;计算线路两侧电压电流折算到故障点F处的电压和电流;根据折算后得到的故障点处的电气量特征以及稳控装置安装处的电气量特征,结合继电保护跳闸信号来区分故障类型,执行稳定控制策略。本发明可使稳定控制装置能够准确判出半波长线路上的故障类型,保障半波长线路安全稳定运行。

Patent Agency Ranking