一种基于外插脉冲响应法实现的快速滤波器组的非均匀数字信道化方法

    公开(公告)号:CN106953649B

    公开(公告)日:2019-05-31

    申请号:CN201710126644.9

    申请日:2017-03-03

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于外插脉冲响应法实现的快速滤波器组的非均匀数字信道化方法,利用主分量分析法以及SOCP优化实现了EIR滤波器的最优设计,实现了对原型滤波器频域的最优逼近;在达到相同设计指标的前提下,提出的EIR‑FFB的实现复杂度比DFTFB、CMFB、MPRB以及MRFB的复杂度都要低,EIR‑FFB在具有优良性能的同时也兼具了低复杂度特性;EIR‑FFB实现的非均匀数字信道化,在硬件结构不改变的条件下,与其他设计方法相比,具有较低的实现复杂度;由于EIR‑FFB的非均匀信道化设计与待接收的标准数无关,因此可包容的标准容量极大。

    一种基于忆阻器的可编程IIR滤波器模拟硬件实现方法

    公开(公告)号:CN107241080A

    公开(公告)日:2017-10-10

    申请号:CN201710338451.X

    申请日:2017-05-15

    Applicant: 东南大学

    CPC classification number: H03H17/00 H03H2017/009

    Abstract: 本发明公开了一种基于忆阻器的可编程IIR滤波器模拟硬件实现方法,包括如下步骤:(1)利用开关电容电路对模拟输入信号采样,获得模拟输入信号的数字化采样信号;(2)使用单周期延迟电路对采样的数字信号进行延迟,获得中间数字化信号的延迟信号;(3)根据IIR滤波器的直接型结构,利用忆阻器的交叉矩阵结构和加法器建立两部分电路,分别作为反馈电路和加权求和输出;(4)选择并设置忆阻器的阻值,完成滤波器参数的设置;输入待滤波的模拟信号,在运算放大器的输出端获得滤波器信号。本发明电路可编程,能够减小舍入误差,滤波的速度也不受模数转换器的限制,避免了复杂的乘法计算,且所有的计算都是平行的,可以用来实现高阶的IIR滤波器。

    一种基于SOCP优化的EIR‑CMFB结构的设计方法

    公开(公告)号:CN106982045A

    公开(公告)日:2017-07-25

    申请号:CN201710158624.X

    申请日:2017-03-17

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于二阶锥(SOCP)优化外插法设计余弦调制滤波器组(EIR‑CMFB)结构的方法,带系数敏感性(CS)约束条件结合SOCP实现外插法的改良,可以在有效降低外插性能下降的同时避免由于二次外插系数数值精度在硬件实现取舍的损失,并在其基础上经过DCT调制得到EIR‑CMFB。和传统的CMFB相比,该设计方法可以显著解决原型滤波器阶数过高的问题,保证滤波器过度带宽性能,降低系统复杂度,可以减少50%‑80%的乘法器和加法器。

    一种基于外插脉冲响应法实现的快速滤波器组的非均匀数字信道化方法

    公开(公告)号:CN106953649A

    公开(公告)日:2017-07-14

    申请号:CN201710126644.9

    申请日:2017-03-03

    Applicant: 东南大学

    CPC classification number: H04B1/001 H03H17/0444 H04B1/16

    Abstract: 本发明公开了一种基于外插脉冲响应法实现的快速滤波器组的非均匀数字信道化方法,利用主分量分析法以及SOCP优化实现了EIR滤波器的最优设计,实现了对原型滤波器频域的最优逼近;在达到相同设计指标的前提下,提出的EIR‑FFB的实现复杂度比DFTFB、CMFB、MPRB以及MRFB的复杂度都要低,EIR‑FFB在具有优良性能的同时也兼具了低复杂度特性;EIR‑FFB实现的非均匀数字信道化,在硬件结构不改变的条件下,与其他设计方法相比,具有较低的实现复杂度;由于EIR‑FFB的非均匀信道化设计与待接收的标准数无关,因此可包容的标准容量极大。

    一种四值忆阻器的读写电路

    公开(公告)号:CN106920568A

    公开(公告)日:2017-07-04

    申请号:CN201710142907.5

    申请日:2017-03-10

    Applicant: 东南大学

    Inventor: 裴文江 凌峰 王开

    Abstract: 本发明公开了一种四值忆阻器的读写电路。本发明基于忆阻器具有阻值可连续变化的特性,实现了忆阻器存储2比特信息的功能。相较于传统的存储电路元件,忆阻器具有体积小、功耗低、集成读高、非易失性等优点,而将忆阻器存储的信息量由1比特提高到2比特,基于忆阻器的存储电路的存储密度可以提高一倍。所述读电路使用电压比较器以及译码器来完成信息读取,写电路依据反馈的思想来设计,能准确写入期望的信息。仿真结果表明,提出的读写电路可以准确地对忆阻器进行信息写入及信息读取。

    一种基于80211ac射频一致性测试系统接收机的检测方法

    公开(公告)号:CN105915320A

    公开(公告)日:2016-08-31

    申请号:CN201610225065.5

    申请日:2016-04-12

    Applicant: 东南大学

    CPC classification number: H04L1/244 H04L25/0204

    Abstract: 本发明提出一种基于80211ac射频一致性测试系统接收机的检测方法,该方法假设信道矩阵已知,并对信道矩阵H进行基于修正的Gram Schmidt正交化的QR分解检测,得到Q、R分解矩阵及初次检测值向量;之后判断矩阵R是否为理想矩阵,若判断结果为否,则从系统中消除部分信号的干扰,对新的系统采用迫零检测算法,并更新重排已有的检测结果。在传统的SQRD检测未能得到理想解的情况下,本发明的检测方案重建系统后运用迫零检测算法更新已检测出的数据,提升了传统SQRD检测算法的性能,改善了射频测试系统的EVM指标。

    一种适用于MIMO-OFDM系统的载波频偏估计方法

    公开(公告)号:CN105847211A

    公开(公告)日:2016-08-10

    申请号:CN201610147118.6

    申请日:2016-03-15

    Applicant: 东南大学

    CPC classification number: H04L27/2656 H04L27/2659 H04L27/266 H04L27/2662

    Abstract: 本发明提出一种适用于MIMO?OFDM系统的载波频偏估计方法,利用接收到的短训练序列和长训练序列来分别完成粗频偏和精频偏估计及补偿,相比于传统方案,本发明利用了更多的数据相关信息,平滑了噪声的影响。本发明提出的载波频偏估计方案允许信道存在频率选择性,而且提高了MIMO系统载波频偏估计的精度,改善了接收机的性能。此外,本发明适用于多种无线局域网接收系统,实用性和可移植性都较强。

    一种自组自愈配电设备及其安全切换的方法

    公开(公告)号:CN102638094B

    公开(公告)日:2014-10-08

    申请号:CN201210120993.7

    申请日:2012-04-24

    Applicant: 东南大学

    Abstract: 本发明涉及一种自组自愈配电设备,包括主供电电路、备用供电电路和监控端;所述主供电电路包括变压器、综合继电保护器以及分别与变压器、综合继电保护器相连接的开关柜;还包括与监控端相连接的无线收发模块;所述备用供电电路与主供电电路结构相同,且所述主供电电路和备用供电电路分别包括与各自综合继电保护器相连接的安全控制模块;所述安全控制模块包括控制模块和无线收发模块;所述各个安全控制模块以及与监控端相连接的无线收发模块之间通过无线网络彼此进行通信;本发明还涉及一种自组自愈配电设备安全切换的方法,实现对用电单元进行实时监控的同时,具有自保护功能,能够实现自动切换,防范变压器可能发生的各类事故。

Patent Agency Ranking