-
公开(公告)号:CN113779320A
公开(公告)日:2021-12-10
申请号:CN202110947466.2
申请日:2021-08-18
Applicant: 北京计算机技术及应用研究所
IPC: G06F16/901 , G06F16/9032 , G06F16/23
Abstract: 本发明涉及一种表项存储地址冲突的解决方法,涉及数据通信技术领域。本发明在配置新增表项时,先用表项关键字缩位计算表项地址,如果地址空闲,直接将表项写入该地址;如果地址被占用,则可能发生了地址冲突,此时读取存储器中表项内容,判断表项内容中的关键字缩位计算得到的地址,是否是表项当前存放的地址,如果是,则判定发生地址冲突,将新增表项通过链表的方式链接到存储器中;如果表项内容中的关键字缩位计算得到的地址,与该表项地址不一致,则将新增表项写入该地址,而将原表项移到另一空闲地址,然后更新原表项链表中“下一个表项地址”字段。本发明既不增加表项存储空间,又能解决表项存储地址冲突问题,同时还能维持较好的处理性能。
-
公开(公告)号:CN113726605A
公开(公告)日:2021-11-30
申请号:CN202111002001.6
申请日:2021-08-30
Applicant: 北京计算机技术及应用研究所
IPC: H04L12/26 , H04L12/823
Abstract: 本发明涉及一种快速丢弃错误报文的装置及方法,涉及网络通信技术领域。本发明采用的方法,既不增加表项存储空间,又能解决表项存储地址冲突问题,同时还能维持较好的处理性能。
-
公开(公告)号:CN110825674A
公开(公告)日:2020-02-21
申请号:CN201911041998.9
申请日:2019-10-30
Applicant: 北京计算机技术及应用研究所
IPC: G06F13/32
Abstract: 本发明涉及一种基于FPGA的PCIE DMA交互系统及交互方法,属于DMA技术领域。本发明采用一种新的方案,对现有CPU轮询寄存器(R2)的方式作了改进,实现了FPGA板卡与CPU之间的PCIE多通道DMA交互,有效降低了对CPU资源和PCIE带宽的占用,提高了PCIE传输效率。
-
公开(公告)号:CN113779320B
公开(公告)日:2024-02-27
申请号:CN202110947466.2
申请日:2021-08-18
Applicant: 北京计算机技术及应用研究所
IPC: G06F16/901 , G06F16/9032 , G06F16/23
Abstract: 本发明涉及一种表项存储地址冲突的解决方法,涉及数据通信技术领域。本发明在配置新增表项时,先用表项关键字缩位计算表项地址,如果地址空闲,直接将表项写入该地址;如果地址被占用,则可能发生了地址冲突,此时读取存储器中表项内容,判断表项内容中的关键字缩位计算得到的地址,是否是表项当前存放的地址,如果是,则判定发生地址冲突,将新增表项通过链表的方式链接到存储器中;如果表项内容中的关键字缩位计算得到的地址,与该表项地址不一致,则将新增表项写入该地址,而将原表项移到另一空闲地址,然后更新原表项链表中“下一个表项地址”字段。本发明既不增加表项存储空间,又能解决表项存储地址冲突问题,同时还能维持较好的处理性能。
-
公开(公告)号:CN115665000A
公开(公告)日:2023-01-31
申请号:CN202211275635.3
申请日:2022-10-18
Applicant: 北京计算机技术及应用研究所
IPC: H04L43/08 , H04L43/0823 , H04L43/50
Abstract: 本发明涉及一种基于100G/400GPRBS测试验证链路实现的高速串行总线链路测试方法,属于链路测试技术领域。本发明采取了一种将并行串行思想相结合的方式,使PRBS测试验证链路实现简单,且时序较好,且该PRBS测试验证链路码型随机,符合链路传输要求,但是又有规律,因此可以利用该PRBS测试验证链路进行高速串行总线的链路测试。
-
公开(公告)号:CN110163011B
公开(公告)日:2021-06-08
申请号:CN201910397568.4
申请日:2019-05-14
Applicant: 北京计算机技术及应用研究所
IPC: G06F21/80
Abstract: 本发明涉及一种高速安全硬盘设计方法,涉及计算机存储技术领域。本发明采用延迟更低、速度更高的NVMe接口与主机连接,安全加密防护单元设置多个加密算法核对数据进行加解密,并设置多个硬盘并行存取数据,数据吞吐率可达千兆字节每秒数量级,大大提高了安全硬盘的性能。
-
-
公开(公告)号:CN111641481A
公开(公告)日:2020-09-08
申请号:CN202010449104.6
申请日:2020-05-25
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种基于XAUI接口总线的数据重传方法,涉及XAUI通讯技术领域。本发明通过对常用的XAUI通讯方式作了简单的改进,即实现了当数据传输出错时,发送方重新发送,使得真正数据正确接收,从而实现了XAUI总线的错误数据重传,解决了XAUI数据传输过程中,数据位出错或者丢失导致数据包出错或丢失的问题。
-
公开(公告)号:CN110163011A
公开(公告)日:2019-08-23
申请号:CN201910397568.4
申请日:2019-05-14
Applicant: 北京计算机技术及应用研究所
IPC: G06F21/80
Abstract: 本发明涉及一种高速安全硬盘设计方法,涉及计算机存储技术领域。本发明采用延迟更低、速度更高的NVMe接口与主机连接,安全加密防护单元设置多个加密算法核对数据进行加解密,并设置多个硬盘并行存取数据,数据吞吐率可达千兆字节每秒数量级,大大提高了安全硬盘的性能。
-
公开(公告)号:CN110069442A
公开(公告)日:2019-07-30
申请号:CN201910333400.7
申请日:2019-04-24
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种基于ZYNQ系列FPGA的超高速数据采集装置及方法,涉及数据采集技术领域。本发明的装置基于RAID阵列控制实现NVMe固态盘阵列的自动化读写访问控制;基于多通道DDR3/DDR4控制器虚拟FIFO技术,极大提升了内存的访问带宽;通过全交换矩阵实现了采集和回放流程中的数据通路选择。该装置具有10GB/s以上的超高性能,可广泛应用于高清视频、雷达数据和AD采集等高性能应用场景。
-
-
-
-
-
-
-
-
-