-
公开(公告)号:CN116075188A
公开(公告)日:2023-05-05
申请号:CN202310279509.3
申请日:2023-03-21
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: H10K59/122 , H10K50/813 , H10K50/84 , H10K59/30 , H10K59/38 , H10K50/86
Abstract: 一种显示基板及显示装置,涉及显示技术领域,显示基板包括依次叠设于基底上的驱动结构层和发光结构层;发光结构层包括沿远离基底方向依次设置的阳极层、像素界定层、发光功能层和阴极层;阳极层包括多个阳极,像素界定层设于多个阳极的远离基底一侧并设有多个像素开口,像素开口暴露出阳极,发光功能层和阴极层依次叠设于阳极的远离基底一侧;显示基板还包括隔断结构,隔断结构包括位于相邻的阳极之间的凹槽,以及位于相邻的像素开口之间的凸起。通过设置包括凹槽和凸起的隔断结构,可以使得发光功能层中的电荷产生层在与隔断结构对应的位置处断开,由此可以防止由于电荷产生层在相邻子像素之间连续而造成的子像素间的串色问题。
-
公开(公告)号:CN115996612A
公开(公告)日:2023-04-21
申请号:CN202310059155.1
申请日:2020-09-01
Applicant: 京东方科技集团股份有限公司
IPC: H10K59/35 , H10K59/122
Abstract: 一种显示面板以及显示装置。显示面板包括衬底基板,多个子像素和像素限定层,像素限定层包括多个开口以限定多个子像素的有效发光区,多个子像素包括位于对应的开口内以及围绕对应开口的像素限定层上的多个发光层,至少部分不同子像素的发光层有交叠;至少部分子像素中,对应同一个子像素的发光层和有效发光区在衬底基板上的正投影的形状不同,或者,至少部分子像素中,对应同一个子像素的发光层和有效发光区在衬底基板上的正投影的至少部分彼此靠近的边缘不平行。本公开提供的显示面板中,至少部分子像素中有效发光区与发光层的形状不同或者至少部分边缘不平行,有利于减少子像素在对应像素限定层的开口中形成发光层时上受工艺精度的影响。
-
公开(公告)号:CN115623814A
公开(公告)日:2023-01-17
申请号:CN202211406507.8
申请日:2019-10-21
Applicant: 京东方科技集团股份有限公司
IPC: H10K50/844 , H10K71/00 , H10K59/10
Abstract: 一种显示面板及其制作方法、显示装置。该显示面板具有显示区和位于显示区周边的边框区,边框区包括周边电路区和外围区,周边电路区设置在显示区域和外围区之间;显示面板包括:衬底基板、阻挡结构、周边电路、封装基板和封装胶。阻挡结构的至少部分位于衬底基板上的周边电路区且包括:有机阻挡层和无机阻挡层,有机阻挡层包括贯穿有机阻挡层的开口,开口的延伸方向与显示面板中靠近开口的显示面板边缘的延伸方向大致相同;无机阻挡层覆盖有机阻挡层且填充开口;周边电路位于衬底基板上且位于周边电路区;封装基板设置在阻挡结构远离衬底基板的一侧;封装胶填充在衬底基板和封装基板之间,覆盖显示区和周边电路区。
-
公开(公告)号:CN113808542B
公开(公告)日:2023-01-10
申请号:CN202111108420.8
申请日:2021-09-22
Applicant: 北京京东方技术开发有限公司 , 京东方科技集团股份有限公司
IPC: G09G3/3233 , G09G3/3266
Abstract: 本发明提供一种像素电路、驱动方法和显示装置。所述像素电路包括发光元件、驱动电路、第一初始化电路、第二初始化电路、第三初始化电路、第一储能电路、第二储能电路和数据写入电路;所述第一初始化电路在第二扫描信号的控制下,将第二初始电压写入第一节点;所述第二初始化电路在第三扫描信号的控制下,将第一初始电压写入第二节点;所述第三初始化电路在第三扫描信号的控制下,将第三初始电压写入第三节点。本发明能简化驱动IC(集成电路)的设计,并可以使得在发光阶段,所述驱动电路驱动所述发光元件的驱动电流与所述发光元件本身的电容无关。
-
公开(公告)号:CN114864647A
公开(公告)日:2022-08-05
申请号:CN202210506912.0
申请日:2019-08-23
Applicant: 京东方科技集团股份有限公司
IPC: H01L27/32 , H01L27/12 , H01L21/77 , H01L21/84 , G09G3/3233
Abstract: 一种显示装置及其制备方法。该显示装置包括衬底基板以及形成在衬底基板上的至少一个像素电路。像素电路包括驱动晶体管、第一晶体管以及第二晶体管;衬底基板包括可掺杂的半导体主体以及位于半导体主体之上的第一导电层以及第二导电层;第一晶体管包括与第一晶体管的第一极接触的第一掺杂区,与第一晶体管的第二极接触的第二掺杂区,第一晶体管的第一掺杂区与第一晶体管的第二掺杂区彼此间隔开、掺杂类型相同且都位于半导体主体中;第一晶体管还包括与第一掺杂区接触的漂移掺杂区,第一晶体管的漂移掺杂区与第一晶体管的第二掺杂区彼此间隔开、掺杂类型相同且都位于半导体主体中。该显示装置可以降低或避免被高电压击穿的风险。
-
公开(公告)号:CN114008785A
公开(公告)日:2022-02-01
申请号:CN202080000757.4
申请日:2020-05-15
Applicant: 京东方科技集团股份有限公司 , 合肥京东方卓印科技有限公司
IPC: H01L27/32
Abstract: 一种像素驱动电路、显示面板和电子装置,像素驱动电路包括:沿第一方向依次排列的第一子像素驱动电路(SPC1)、第二子像素驱动电路(SPC2)、第三子像素驱动电路(SPC3)以及第四子像素驱动电路(SPC4);检测线(SL),大致沿垂直于第一方向的第二方向延伸并位于第二子像素驱动电路(SPC2)、第三子像素驱动电路(SPC3)之间,检测线(SL)配置为从各子像素驱动电路获取检测采样信号;第一电源线(VDDL),沿第二方向延伸且配置为提供恒定的第一电压信号(VDD)至各子像素驱动电路;以及第二电源线(VSSL),沿第二方向延伸且配置成提供恒定的第二电压信号(VSS)至像素驱动电路所在的像素,其中,第一电源线(VDDL)以及第二电源线(VSSL)中的一个设置在第二子像素驱动电路(SPC2)远离第三子像素驱动电路(SPC3)的一侧,另一个设置在第三子像素驱动电路(SPC3)远离第二子像素驱动电路(SPC2)的一侧。
-
公开(公告)号:CN112820204A
公开(公告)日:2021-05-18
申请号:CN201911117849.6
申请日:2019-11-15
Applicant: 京东方科技集团股份有限公司 , 北京京东方技术开发有限公司
Inventor: 许晨
IPC: G09F9/33 , G09G3/3208
Abstract: 本发明提供一种显示面板及其制作方法、显示装置,涉及显示技术领域,解决相关技术中,在将指纹识别模组集成在电子设备内部时,指纹识别模组容易对电子设备中的驱动电路的工作性能产生不良影响的问题。该显示面板包括设置在基底上的驱动电路层、多个像素单元以及第一遮光图形;驱动电路层包括多个子像素驱动电路和第一信号线,子像素驱动电路与像素单元包括的子像素一一对应,子像素驱动电路与对应的子像素中的第一电极耦接,第一信号线用于向子像素驱动电路提供具有固定电位的第一信号;第一遮光图形与第一信号线电连接,第一遮光图形具有多个成像小孔。所述显示面板用于显示画面。
-
公开(公告)号:CN112820203A
公开(公告)日:2021-05-18
申请号:CN201911116534.X
申请日:2019-11-15
Applicant: 京东方科技集团股份有限公司 , 北京京东方技术开发有限公司
IPC: G09F9/33 , G09G3/3208 , G06K9/00
Abstract: 本发明提供一种显示面板及其制作方法、显示装置。涉及显示技术领域,为解决将指纹识别模组集成在显示面板内部时,存在的指纹识别精度低的问题。所述显示面板包括基底,设置在基底上的驱动电路层,以及设置在驱动电路层背向基底的一侧的多个像素单元;每个像素单元均包括至少两个子像素;显示面板还包括:设置在所述基底上的遮光层,遮光层上设置有多个成像小孔,成像小孔在基底上的正投影,位于目标子像素在基底上的正投影的周边预设范围内,目标子像素的发光效率小于阈值。本发明提供的显示面板用于显示。
-
公开(公告)号:CN112740421A
公开(公告)日:2021-04-30
申请号:CN201980001449.0
申请日:2019-08-23
Applicant: 京东方科技集团股份有限公司
IPC: H01L29/786 , H01L27/12
Abstract: 一种显示装置(100)及其制备方法。该显示装置(100)包括衬底基板(600)以及形成在衬底基板(600)上的至少一个像素电路。像素电路包括驱动晶体管(140)、第一晶体管(110)以及第二晶体管(120);衬底基板(600)包括可掺杂的半导体主体(330)以及位于半导体主体(330)之上的第一导电层(310)以及第二导电层(320);第一晶体管(110)包括与第一晶体管(110)的第一极(DE1)接触的第一掺杂区(DR1),与第一晶体管(110)的第二极(SE1)接触的第二掺杂区(SR1),第一晶体管(110)的第一掺杂区(DR1)与第一晶体管(110)的第二掺杂区(SR1)彼此间隔开、掺杂类型相同且都位于半导体主体(330)中;第一晶体管(110)还包括与第一掺杂区(DR1)接触的漂移掺杂区(DF1),第一晶体管(110)的漂移掺杂区(DF1)与第一晶体管(110)的第二掺杂区(SR1)彼此间隔开、掺杂类型相同且都位于半导体主体(330)中。该显示装置(100)可以降低或避免被高电压击穿的风险。
-
公开(公告)号:CN112703604A
公开(公告)日:2021-04-23
申请号:CN201980001450.3
申请日:2019-08-23
Applicant: 京东方科技集团股份有限公司
IPC: H01L27/32
Abstract: 一种显示装置及其制备方法。该显示装置包括衬底基板以及形成在所述衬底基板上的至少一个像素电路。像素电路包括驱动晶体管、第一晶体管以及第二晶体管;驱动晶体管包括控制极、第一极和第二极,且被配置为,根据驱动晶体管的控制极的电压,控制流经驱动晶体管的第一极和驱动晶体管的第二极的用于驱动发光元件发光的驱动电流;沿第一晶体管的第一极至第一晶体管的第二极的方向为第一方向,沿第二晶体管的第一极至第二晶体管的第二极的方向为第二方向,沿驱动晶体管的第一极至驱动晶体管的第二极的方向为第四方向,第一方向和第二方向中的至少一个和第四方向相交。该显示装置可以减小占用的布局面积,从而更易于实现高PPI。
-
-
-
-
-
-
-
-
-