基于空间应用的在轨刷新重注成像系统

    公开(公告)号:CN109522259B

    公开(公告)日:2021-05-28

    申请号:CN201811338281.6

    申请日:2018-11-12

    Abstract: 基于空间应用的在轨刷新重注成像系统,涉及一种在轨刷新重注成像系统,解决现有FPGA内部的逻辑单元在空间粒子的轰击下易出现逻辑翻转问题,本发明基于刷新芯片的在轨刷新重注成像系统,具备三种工作模式:FPGA直接从PROM加载,刷新芯片不工作;刷新芯片工作,FPGA间接加载PROM内存储的程序;刷新芯片工作,FPGA加载Flash内已经更新了成像。刷新芯片的串口由受刷新芯片控制的FPGA来进行控制;对于具备主备份的控制系统,采用外部的组合逻辑电路产生配置加载过程的控制信号,并对刷新芯片的管脚进行硬件配置。本发明通过刷新使能功能,在刷新芯片出现故障时可断开刷新电路,保证FPGA稳定可靠的工作。

    CMOS图像传感器串行图像数据训练的实时校正系统

    公开(公告)号:CN110753221B

    公开(公告)日:2021-04-27

    申请号:CN201911126560.0

    申请日:2019-11-18

    Abstract: CMOS图像传感器的串行图像数据训练的实时校正系统,涉及CMOS图像传感器的串行图像数据训练的实时校正系统,解决现有由于外部环境温度或者工作电压的变化,导致串行数据跳变沿相对位置发生变化,进而存在数据采样错误等问题,单片控制器内时序控制模块输出用于电荷转移的驱动时序信号和控制时序信号,分别经驱动器和电平转换器后,送入CMOS图像传感器;输出的串行图像数据,经训练模块控制的iodelay、iserdes和输出位置可控制的移位寄存器,转换为输出有效数据位置确定的稳定的并行数据,再经数据调理模块后输出满足应用要求的图像数据格式。本发明的实时校正系统通过在行消隐期间进行监测调整,可保证输出稳定可靠的图像,而且不会中断正常的摄像任务。

    基于交错拼接应用的CMOS成像系统

    公开(公告)号:CN110855864B

    公开(公告)日:2021-04-20

    申请号:CN201911126411.4

    申请日:2019-11-18

    Abstract: 基于交错拼接应用的CMOS成像系统,涉及CMOS成像技术领域,解决现有大幅宽的成像中,采用探测器拼接实现,导致焦面线路板长度方向受限,并且由于探测器中间没有位置摆放滤波电容,进而导致滤波电容距离管脚过远的问题,包括相机控制器和n个成像组;每个成像组均包括422通信控制模块、时序驱动控制模块、数据整合及发送模块、数传接口和成像焦面组;成像组内包含数传接口模块,成像焦平面模块,数据整合及发送模块,时序驱动模块和422通信控制模块;本发明的成像系统保证大幅面的CMOS成像稳定可靠;减小成像线路板的器件占用空间,提高滤波效果,从而提高成像性能。增加探测器的有效散热面积,减小温度变化,从而提高暗电流等成像参数的稳定性。

    全局快门方式下曝光时间可调的CameraLink成像系统

    公开(公告)号:CN109862281B

    公开(公告)日:2021-01-08

    申请号:CN201910100202.6

    申请日:2019-01-31

    Abstract: 全局快门方式下曝光时间可调的Camera Link成像系统,涉及一种基于CMOS图像传感器全局快门方式下曝光时间可调的Camera Link成像系统,为研究探测器在全局快门下的成像特性,使用Camera Link接口同时将复位和感光图像数据读出以进行分析,实现宽曝光时间调节范围应用,将Camera Link协议中的帧有效信号跳变沿在输出图像帧的最后一行进行描述;而输出的行有效信号仅在对应输出有效数据阶段出现,无效阶段处于消隐的低电平。由于输出的图像滞后相应的阶段时序控制信号,采用每行的输出数据同步信号进行输出行有效信号的触发,并根据工作模式的不同设置不同的触发条件。本发明可将采集的图像在上位机上进行多种相关双采样实验,方便灵活。

    多路多谱段串行图像数据的采集接收系统

    公开(公告)号:CN109862210B

    公开(公告)日:2020-12-25

    申请号:CN201910231231.6

    申请日:2019-03-26

    Abstract: 多路多谱段串行图像数据的采集接收系统,针对输入的串行数据通道数高于全局时钟引脚的数量的应用,并行数据的伴随时钟经FPGA内的BUFR(区域时钟缓冲器)转换为区域时钟,对输入的图像数据进行帧头检测,并产生有效图像数据的指示信号。采用跨时钟域FIFO进行区域到全局时钟域的转换,采用去消隐FIFO将断续输入的图像数据转换为连续输出的图像数据。针对高速串行传输芯片如2711对时钟抖动要求高问题,采用本地时钟源经时钟分路器提供n+1路的低抖动时钟,分别送入n路接收器和控制器。从时钟分路器直接输出到控制器的时钟作为控制器内的全局时钟,作为跨时钟域FIFO的读时钟和去消隐FIFO的写时钟;全局时钟经DCM产生的Camera Link的参考时钟作为去消隐FIFO的读时钟。

    多组TDI成像的摄像同步性控制系统

    公开(公告)号:CN112055157A

    公开(公告)日:2020-12-08

    申请号:CN202010993503.9

    申请日:2020-09-21

    Abstract: 多组TDI成像的摄像同步性控制系统,涉及多组成像控制系统,解决现有多组TDI成像系统中,存在增加电缆和连接器的制造成本或存在软行周期长度的变化滞后硬行周期信号等问题,相机控制器通过菊花链结构的422总线经由底台对各成像组进行控制;对于每组成像组,输出独立的行周期信号经由底台进行摄像的同步控制;同时输出一组单端控制信号,经由底台分为n路后分发到n个成像组。在一组单端控制信号中,包含时序复位信号。底台上的时钟源经时钟分路器分为多路后,转换为差分信号送入n个成像组,形成n个同源时钟。本发明可实现各组的摄像同步性偏差在一个像素时钟范围内。

    空间受限的焦面板无应力插座的装配系统

    公开(公告)号:CN110518397B

    公开(公告)日:2020-11-24

    申请号:CN201910809211.2

    申请日:2019-08-29

    Abstract: 空间受限的焦面板无应力插座的装配系统,涉及空间受限的焦面板无应力插座的装配系统,为解决现有无应力插座在使用过程中,存在管脚易损坏问题等问题,本发明提出定制与探测器长宽尺寸相同的抬高插座,将无应力插座抬高,采用最下方为无应力插座的抬高垫块,中下为无应力插座;中上为定制的抬高插座;上方为抬高插座的承力工装的配置方式,使用压接设备将定制插座和抬高插座压接在一起。本发明所述的装配系统在焦面空间尺寸受限的条件下,也可使用尺寸较大的无应力插座来进行线路板的性能验证,而且探测器可反复利用,可大大的节约成本;可将探测器性能验证的线路板板和最终的产品设计得完全相同,可提前发现设计中的问题,节约了设计周期。

    具有可变像素增益的电子倍增成像系统

    公开(公告)号:CN109660722B

    公开(公告)日:2020-11-13

    申请号:CN201811535355.5

    申请日:2018-12-14

    Abstract: 具有可变像素增益的电子倍增成像系统,涉及一种电子倍增成像系统,解决现有EMCCD成像中,恒定的像素增益无法保证在各种光照条件下获得高信噪比成像的问题,入射光成像在EMCCD图像传感器上;成像控制器产生的时序驱动信号经驱动电路进行功率放大和电平转换后送入EMCCD图像传感器;成像控制器产生的控制信号经控制电路后对EMCCD图像传感器进行增益的选择;EMCCD图像传感器输出的信号送入视频处理器组进行视频处理,视频处理器组输出数字图像信号至成像控制器,成像控制器对接收的数字图像信号进行图像数据的调理后输出;本发明根据入射光能量的大小来选择不同的增益组合,从而实现最大的信噪比和动态范围。

    遥感相机高精度对时信息生成系统

    公开(公告)号:CN110632843B

    公开(公告)日:2020-09-08

    申请号:CN201910927748.9

    申请日:2019-09-27

    Abstract: 本发明公开了一种遥感相机高精度对时信息生成系统,解决现有方法存在的相机时间同步误差在1秒内随对时信息采集时刻与秒脉冲下降沿的间隔时间而累积导致的时间同步误差较大且波动的问题。由异步串行通信接口芯片、GNSS秒脉冲电平转换芯片、晶振和成像控制FPGA组成,通过将GNSS秒脉冲的下降沿延迟至少相机的2个最大行/帧周期后触发高精度对时信息的生成,通过三级锁存保证插入遥感相机图像辅助数据中高精度对时信息的精度和正确性。本发明可以达到更高的相机时间同步精度,且相机时间同步误差不会随对时信息采集时刻与秒脉冲下降的间隔时间而累积,降低对晶振频率稳定度的要求,在提高相机时间同步精度的同时降低遥感相机研制成本。

    基于交错拼接应用的CMOS成像系统

    公开(公告)号:CN110855864A

    公开(公告)日:2020-02-28

    申请号:CN201911126411.4

    申请日:2019-11-18

    Abstract: 基于交错拼接应用的CMOS成像系统,涉及CMOS成像技术领域,解决现有大幅宽的成像中,采用探测器拼接实现,导致焦面线路板长度方向受限,并且由于探测器中间没有位置摆放滤波电容,进而导致滤波电容距离管脚过远的问题,包括相机控制器和n个成像组;每个成像组均包括422通信控制模块、时序驱动控制模块、数据整合及发送模块、数传接口和成像焦面组;成像组内包含数传接口模块,成像焦平面模块,数据整合及发送模块,时序驱动模块和422通信控制模块;本发明的成像系统保证大幅面的CMOS成像稳定可靠;减小成像线路板的器件占用空间,提高滤波效果,从而提高成像性能。增加探测器的有效散热面积,减小温度变化,从而提高暗电流等成像参数的稳定性。

Patent Agency Ranking