一种超导电路的清零方法及系统

    公开(公告)号:CN111147045B

    公开(公告)日:2021-11-05

    申请号:CN201911340498.5

    申请日:2019-12-23

    Abstract: 本发明提出一种超导电路的清零方法及系统,包括:发送清零指令信号至非破坏读出寄存器的指令输入接口,非破坏读出寄存器根据高频局部时钟信号输出数据至第一磁通量子分离器件,第一磁通量子分离器件将输出数据分离为清零信号和触发信号,并将清零信号输入至超导处理器各流水级之间的超导寄存器;输入低频系统时钟信号至第二磁通量子分离器件,第二磁通量子分离器件将低频系统时钟信号拆分为第一低频系统时钟脉冲和第二低频系统时钟脉冲;第一D触发器根据触发信号和第一低频系统时钟脉冲,输出信号脉冲,第二磁通量子分离器件根据信号脉冲和第二低频系统时钟脉冲,输出延时脉冲,非破坏读出寄存器根据延时脉冲进行复位,以停止输出清零信号。

    用于超导单磁通量子集成电路的N进制计数器

    公开(公告)号:CN112118006A

    公开(公告)日:2020-12-22

    申请号:CN202010965078.2

    申请日:2020-09-15

    Abstract: 提供一种用于超导单磁通量子集成电路的N进制计数器,所述N进制计数器包括:串联连接的n个超导T触发器,其中,N=2n,且n为正整数;其中,每个超导T触发器包括用于接收输入信号的输入端,以及用于将信号输出的输出端,并且仅当每个超导T触发器的输入端接收到偶数个信号时,其输出端有信号输出;以及其中,第i个超导T触发器的输出端与第i+1个超导T触发器的输入端相连接,1≤i<n,第一个超导T触发器的输入端为该N进制计数器的输入端,第n个超导T触发器的输出端为该N进制计数器的输出端。

    一种超导触发器及其运行方法

    公开(公告)号:CN111049503A

    公开(公告)日:2020-04-21

    申请号:CN201911316279.3

    申请日:2019-12-19

    Abstract: 本发明提出一种超导触发器及其运行方法,包括:磁通量子分离器件、可复位触发器和非破坏读出寄存器;该磁通量子分离器件的输入端用于接收该超导触发器的使能信号,该磁通量子分离器件的输出端与该非破坏读出寄存器的复位输入端相连,该磁通量子分离器件的另一输出端与可复位触发器的时钟输入端相连;该可复位触发器的输入端作为该超导触发器的输入端,该可复位触发器的复位端用于接收该超导触发器的清空信号,该可复位触发器的输出端与该非破坏读出寄存器的输入端相连;该非破坏读出寄存器的时钟输入端作为该超导触发器的时钟输入端,该非破坏读出寄存器的输出端作为该超导触发器的输出端。

    一种超导全加方法、装置和超导计算系统

    公开(公告)号:CN110069238A

    公开(公告)日:2019-07-30

    申请号:CN201910188473.1

    申请日:2019-03-13

    Inventor: 唐光明 瞿佩瑶

    Abstract: 本发明提出一种一种超导全加方法、装置和超导计算系统,包括:获取本位i的两个待相加加数Ai和Bi以及前一位i-1的进位Ci-1,Ai和Bi通过第一级流水线的异或门和与门,分别得到和AiBi;Ci-1和 分别输入到第二级流水线的异或门和与门参与运算,得到 和并将 与AiBi一同输入到融合缓冲中得到输出 作为本位和,输出 作为向后一位i+1的进位。本发明公开的超导全加器能为未来能源高效的高性能计算机奠定基础,且该全加器结构简单,用CB代替了或门,减少了一级流水线,从而降低了硬件资源消耗,减少了面积开销,同时减少了电路延迟。

Patent Agency Ranking