异步时钟ADC电路的亚稳态的检测消除电路

    公开(公告)号:CN110401444B

    公开(公告)日:2023-04-07

    申请号:CN201910558207.3

    申请日:2019-06-25

    Abstract: 本发明涉及一种异步时钟ADC电路的亚稳态的检测消除电路,包括:异步时钟生成电路,用于根据所述异步时钟ADC电路的比较器的输出和反向输出生成一异步时钟信号,作为所述异步时钟ADC电路的比较器的时钟信号输入至所述异步时钟ADC电路的比较器的时钟信号输入端;亚稳态标志信号生成电路,输出端连接至所述异步时钟生成电路,用于向所述异步时钟生成电路输出由所述异步时钟信号确定的亚稳态标志信号,使在所述异步时钟信号异常时,输出至所述异步时钟生成电路的亚稳态标志信号使得所述异步时钟生成电路输出的时钟信号恒为零,比较器复位。

    同步时钟ADC电路的亚稳态的检测消除电路

    公开(公告)号:CN110401443B

    公开(公告)日:2023-03-31

    申请号:CN201910558206.9

    申请日:2019-06-25

    Abstract: 本发明涉及一种同步时钟ADC电路的亚稳态的检测消除电路,包括:亚稳态标志信号生成电路,用于连接至所述同步时钟ADC电路的比较器的输出端,根据所述比较器的输出和反向输出生成亚稳态标志信号,以控制同步时钟信号的生成,所述同步时钟信号用于供给所述比较器,给所述比较器提供比较时钟;同步时钟信号生成电路,连接至所述亚稳态标志信号生成电路的输出端,用于根据所述亚稳态标志信号生成同步时钟信号,所述同步时钟信号生成电路还连接至所述比较器,将生成的同步时钟信号供给所述比较器,且所述比较器处于亚稳态时,所述同步时钟信号为低电平。

    PMOS触发的SCR器件、SCR器件的制造方法及SCR静电保护电路

    公开(公告)号:CN111725206A

    公开(公告)日:2020-09-29

    申请号:CN201910691004.1

    申请日:2019-07-29

    Abstract: 本发明提供了一种PMOS触发的SCR器件、SCR器件的制造方法及SCR静电保护电路。其中,本发明提供的PMOS触发的SCR器件,包括埋氧化层,还包括依次设于埋氧化层表面的第一P+注入区、N阱区、P+注入触发区、P阱区和第一N+注入区,第一P+注入区连接于阳极,第一N+注入区连接于阴极,N阱区的远离埋氧化层的一侧设有栅极结构。具有如下有益效果:SCR的导通不依赖于传统结构中N阱和P阱之间结的反向击穿,而是通过开启PMOS管引入沟道电流,大大降低了SCR的触发电压;加快了SCR的开启速度,具备有效性和敏捷性;大大改善了SCR的ESD保护性能。

    逐步逼近型模数转换装置的电容阵列校准方法和装置

    公开(公告)号:CN110535467B

    公开(公告)日:2023-03-24

    申请号:CN201910687426.1

    申请日:2019-07-26

    Abstract: 本发明涉及一种逐步逼近型模数转换装置的电容阵列校准方法和装置,其中电容阵列校准方法包括以下步骤:比较第一电容与第二电容,并输出比较值,第一电容为电容阵列中的被校准电容,第二电容的容值等于第一电容的容值的理想值;第一电容大于第二电容时,比较值为低电平,增大第二电容的值,对第二电容的容值进行补偿,并在补偿后再次比较第一电容与第二电容,直至比较值发生变化;第一电容小于第二电容时,比较值为高电平,增大第一电容的值,对第一电容的容值进行补偿,并在补偿后再次比较第一电容与第二电容,直至比较值发生变化;根据停止补偿时第一电容或第二电容的容值的变化量,判断第一电容是否失配,并确定第一电容的实际值。

Patent Agency Ranking