-
公开(公告)号:CN101604631A
公开(公告)日:2009-12-16
申请号:CN200910053505.3
申请日:2009-06-19
Applicant: 上海新傲科技股份有限公司 , 中国科学院上海微系统与信息技术研究所
IPC: H01L21/31 , H01L21/762 , H01L21/84 , H01L21/20
Abstract: 一种具有绝缘埋层的半导体衬底的制备方法,包括如下步骤:提供键合衬底,所述键合衬底包括剥离层、第一半导体层以及腐蚀停止层;提供第二半导体支撑衬底;在第一半导体层或者第二半导体支撑衬底表面形成绝缘埋层,或者在第一半导体层和第二半导体支撑衬底的表面均形成绝缘埋层;将第二半导体支撑衬底与键合衬底键合;采用选择性腐蚀工艺除去剥离层和腐蚀停止层。本发明的优点在于,利用带有腐蚀停止层的多层结构键合衬底同支撑衬底相键合,以获得混合晶向衬底;由于采用了腐蚀停止层控制减薄工艺,因此该混合晶向衬底顶层半导体厚度均匀。
-
公开(公告)号:CN102820209B
公开(公告)日:2015-03-25
申请号:CN201110151803.3
申请日:2011-06-08
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/02
Abstract: 本发明公开了一种高K介质埋层的绝缘体上材料的制备方法,通过在沉积态的高K介质材料上沉积金属材料并结合退火工艺,使高K介质材料的微观结构由沉积态转变为单晶,从而使高K介质材料有了更好的取向,并通过选择性腐蚀的方法彻底去除不需要的金属材料,沉积半导体材料,最终可得到高质量的绝缘体上材料。采用本发明方法所形成的绝缘体上材料,由于具有高质量的超薄高K介质材料作为埋层,可以更好的控制器件的短沟道效应,为下一代的CMOS器件提供候选的衬底材料。
-
公开(公告)号:CN102820252B
公开(公告)日:2014-07-02
申请号:CN201110151804.8
申请日:2011-06-08
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/762 , H01L21/8238
Abstract: 本发明公开了一种基于键合工艺的高迁移率双沟道材料的制备方法,利用体硅衬底外延压应变的SiGe层,采用键合工艺将SiGe层转移至热氧化的硅片上,该SiGe层,用作PMOSFET的沟道材料;在SiGe材料上继续外延Si,采用离子注入、退火等手段,使部分应变的SiGe弛豫,同时将应变传递到上方Si层中,从而形成应变Si材料,用作NMOSFET的沟道材料。本方法其工艺步骤简单,易于实现,能够同时为NMOSFET及PMOSFET提供高迁移率的沟道材料,满足了同时提高NMOSFET和PMOSFET器件性能的要求,为下一代的CMOS工艺提供潜在的沟道材料。
-
公开(公告)号:CN102590936B
公开(公告)日:2013-04-24
申请号:CN201110004002.4
申请日:2011-01-10
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
Abstract: 本发明提供一种锗悬浮膜式二维光子晶体微腔,包括:具有埋氧层、且表层为锗悬浮膜层的半导体基底,其中,所述锗悬浮膜层包含光子晶体微腔,所述光子晶体微腔由周期性排列的孔体构成、但部分区域缺失孔体。此外,本发明还提供了该锗悬浮膜式二维光子晶体微腔的制备方法,即先在半导体基底的锗薄膜层中掺杂以形成n型重掺杂层,随后,对重掺杂层进行微机械加工以便在部分区域形成光子晶体微腔,最后,对整片器件进行湿法腐蚀,其中,可通过控制腐蚀时间以控制侧向腐蚀的程度,从而去除光子晶体微腔下的埋氧层实现悬浮膜。本发明的优点在于:能够通过调节悬浮的锗薄膜的应变从而实现锗向直接带隙的转变,并通过光子晶体微腔的增强作用实现发光效率的提高。
-
公开(公告)号:CN102903607A
公开(公告)日:2013-01-30
申请号:CN201110183217.7
申请日:2011-06-30
Applicant: 上海新傲科技股份有限公司 , 中国科学院上海微系统与信息技术研究所
IPC: H01L21/02 , H01L21/762 , H01L21/84
Abstract: 本发明提供了一种采用选择性腐蚀制备带有绝缘埋层的衬底的制备方法,包括如下步骤:提供器件衬底和支撑衬底;采用离子注入在器件衬底中形成腐蚀自停止层,并将器件衬底分离成牺牲层和器件层;在支撑衬底的正面和背面均形成绝缘层;以支撑衬底正面的绝缘层的暴露表面以及器件衬底的器件层的暴露表面为键合面,将器件衬底和支撑衬底键合在一起;采用旋转腐蚀工艺除去牺牲层和腐蚀自停止层,形成由器件层、绝缘层和支撑衬底构成的带有绝缘埋层的衬底。
-
公开(公告)号:CN102820209A
公开(公告)日:2012-12-12
申请号:CN201110151803.3
申请日:2011-06-08
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/02
Abstract: 本发明公开了一种高K介质埋层的绝缘体上材料的制备方法,通过在沉积态的高K介质材料上沉积金属材料并结合退火工艺,使高K介质材料的微观结构由沉积态转变为单晶,从而使高K介质材料有了更好的取向,并通过选择性腐蚀的方法彻底去除不需要的金属材料,沉积半导体材料,最终可得到高质量的绝缘体上材料。采用本发明方法所形成的绝缘体上材料,由于具有高质量的超薄高K介质材料作为埋层,可以更好的控制器件的短沟道效应,为下一代的CMOS器件提供候选的衬底材料。
-
公开(公告)号:CN102768980A
公开(公告)日:2012-11-07
申请号:CN201210233289.2
申请日:2012-07-06
Applicant: 上海新傲科技股份有限公司
IPC: H01L21/762 , H01L21/02
Abstract: 本发明涉及半导体材料制造领域,尤其涉及一种衬底的表面处理方法,以及带有绝缘埋层衬底的制作方法。所述衬底的表面处理方法包括如下步骤:提供一衬底;研磨减薄衬底的一表面;采用能够腐蚀衬底自然氧化层的腐蚀液腐蚀研磨后的表面;采用化学机械抛光工艺抛光腐蚀后的表面。本发明经对研磨工艺的仔细研究发现,研磨减薄的过程中,高速研磨会产生高温,虽然有水冷,但是仍然会在损伤的表面形成一层自然氧化层。故本发明通过采用能够腐蚀被研磨衬底自然氧化层的腐蚀液腐蚀研磨后的表面,除去自然氧化层,进而降低研磨后的CMP工艺对顶层硅总厚度均匀性偏差的影响,提高产品的厚度均匀性。
-
公开(公告)号:CN102064097B
公开(公告)日:2012-11-07
申请号:CN200910198914.2
申请日:2009-11-17
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/20 , H01L27/092 , H01L29/04
Abstract: 本发明涉及一种混晶材料的制备方法及用该材料制备的半导体器件。首先在绝缘体上硅(SOI,Silicon On Insulator)材料的顶层硅上进行第一次图形化刻蚀,将窗口区向下刻蚀到露出支撑衬底硅层;再对埋氧层进行选择性刻蚀,在顶层硅和支撑衬底硅层之间形成腔体,使得埋氧层形成柱状结构;通过化学气相沉积在材料表面依次沉积SiGe合金层和间隔层;进行第二次图形化刻蚀,将第一次图形化刻蚀形成的窗口区由外延形成的TEOS、间隔层和SiGe合金层刻蚀掉,露出支撑硅衬底层;从露出的支撑硅衬底的上表面开始外延Si、Ge或者SiGe合金层;然后对整个材料的上表面进行刻蚀或者化学机械抛光,去除上表面由于外延形成的间隔层,最终在材料的上表面形成混合晶体(或混合晶向)材料。
-
公开(公告)号:CN102651306A
公开(公告)日:2012-08-29
申请号:CN201110047282.7
申请日:2011-02-28
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
Abstract: 本发明公开了一种晶向旋转键合晶片的制备方法,该方法包括以下步骤:首先取两片相同晶向的体硅晶片,在其中一片体硅晶片上生长固定组分的SiGe层,在SiGe层上继续外延生长Si膜层形成器件片,另一片体硅晶片作为支撑片;然后将器件片和支撑片的表面都进行疏水处理;再将器件片与支撑片键合,键合时使器件片与支撑片的主参考面错开一定角度;之后从背面研磨键合片中器件片的体硅晶片部分,然后进行第一选择性腐蚀去除器件片的全部体硅晶片部分,到SiGe层停止,再进行第二选择性腐蚀去除SiGe层,留下Si膜层,从而形成晶向旋转键合硅晶片。该方法制作成本较低,顶层硅厚度可调,晶体质量良好。
-
公开(公告)号:CN102544275A
公开(公告)日:2012-07-04
申请号:CN201110454344.6
申请日:2011-12-30
Applicant: 上海新傲科技股份有限公司
Abstract: 本发明提供一种具有悬浮膜结构的应变锗器件的制备方法,涉及半导体光电子领域,包括步骤:提供绝缘体上的含锗材料衬底;图形化支撑衬底层以形成图形窗口,所述图形窗口贯穿支撑衬底层;腐蚀去除所述牺牲层,直至所述图形窗口对应的顶层含锗层悬空以形成悬浮膜;对悬浮膜的任意位置施加外力。本发明还提供一种应变锗器件,依次包括支撑衬底、牺牲层和顶层含锗层,所述顶层含锗层中包含一悬浮膜,以及所述支撑衬底、牺牲层与悬浮膜位置相对应的部分都被腐蚀去除,以使悬浮膜悬空,所述悬浮膜结构的任意位置被施加外力而产生张应变。本发明的优点在于既能够兼容CMOS工艺,又能通过改变气压差调节锗薄膜材料的带隙结构,加工简单、方便。
-
-
-
-
-
-
-
-
-