一种Bayer格式图像联合去噪插值的方法和系统

    公开(公告)号:CN103533320A

    公开(公告)日:2014-01-22

    申请号:CN201310513657.3

    申请日:2013-10-25

    Abstract: 本发明公开了一种Bayer格式图像联合去噪插值的方法及系统,该方法包括如下步骤:将原始的Bayer图像中的像素点归为G和BR两类,分别对G通道和BR通道进行插值;将插值后的数据从G和BR域转换到delta域和summation域;对域变换后的数据进行横向滤波处理;对delta图层进行插值,恢复出delta_B图层和delta_R图层,同时保存上一步骤得到的delta图层作为delta_G图层;将插值后的数据进行纵向滤波处理,并进行色彩恢复,得到处理好的数据,通过本发明,可以极大地降低算法的复杂度,节省大量的硬件资源。

    一种Bayer图像去椒盐噪声的方法和系统

    公开(公告)号:CN103530856A

    公开(公告)日:2014-01-22

    申请号:CN201310513316.6

    申请日:2013-10-25

    Abstract: 本发明公开了一种Bayer图像去椒盐噪声的方法及系统,该方法包括如下步骤:将待处理的Bayer图像分解成(2N+1)×(2N+1)的工作窗口,对Bayer格式的图像的红色、绿色和蓝色分量各自独立的进行降噪处理;对每个(2N+1)×(2N+1)工作窗口的每种颜色分量的2N+1个点进行中值滤波,然后滑动窗口到整个图像;将各(2N+1)×(2N+1)的工作窗口中的2N+1个点排序,并判断中间的一个点r(N+1)是否为该2N+1个点中的最大值或者最小值;若判断结果为不是,则直接输出r(N+1);若判断结果为是,则采用中值滤波将序列的中值替换r(N+1)输出,通过本发明,不仅能够很好的去除Bayer图像中的椒盐噪声,而且可保证去噪的性能和低复杂度,并利于硬件实现。

    一种亚阈值低功耗的全加器

    公开(公告)号:CN102751979B

    公开(公告)日:2016-01-20

    申请号:CN201210243541.8

    申请日:2012-07-13

    Abstract: 本发明提供一种亚阈值低功耗的全加器具有第一至第三输入端、进位输出端和加和输出端,所述全加器的最低工作电压小于等于0.21V,所述全加器包括,第一级电路,其输出端接第一节点,所述第一级电路用于输出进位相关信号;缓冲器,其输入端接所述第一节点,其输出端接第二节点,所述第二节点接所述进位输出端;第二级电路,其输入端接所述第二节点,所述第二级电路用于输出加和相关信号。本发明所述亚阈值低功耗的全加器适用于亚阈值低电压条件,电路工作条件覆盖所有的工艺角和苛刻的温度范围(-40℃至100℃),克服了制造过程中工艺偏差带来的电路特性偏差,同时使得电路能够在不同环境下正常工作,适用于无线传感网络的节点电路。

    用于亚阈值电路的D触发器电路结构

    公开(公告)号:CN102545837B

    公开(公告)日:2015-10-21

    申请号:CN201210024756.0

    申请日:2012-02-03

    Abstract: 本发明提供一种用于亚阈值电路的D触发器电路结构,在传统的mC2MOS结构上进行了调整,主级反相器和从级反相器分别移到主级反馈环路单元和从级反馈环路单元的输入到输出的数据通路上,从而将主级反馈环路单元和从级反馈环路单元输出端均与时钟信号分开,从而使主级第一类钟控互补单元和从级第一类钟控互补单元中的时钟信号不再直接影响其输出端从而消除了输出结果的毛刺,使电路输出更加稳定;同时,通过增大了NMOS管和PMOS管的宽长比,增大上拉电路的工作电流,避免了工艺偏差和温度的影响的缺点。

    一种用于时钟树的反相器电路

    公开(公告)号:CN103532542A

    公开(公告)日:2014-01-22

    申请号:CN201310483269.5

    申请日:2013-10-15

    Abstract: 本发明公开了一种用于时钟树的反相器电路,该反相器电路包括一对串联的PMOS管与NMOS管,该PMOS管与该NMOS管的栅极相连,漏极相连,该反相器电路的输入接在该PMOS管与该NMOS管的栅极,输出接在该PMOS管与该NMOS管的漏极,该PMOS管的源极接电源,该NMOS管的源极接地,本发明之反相器电路在最低1.0V工作电压下也能保持延时平衡。

    一种自动白平衡的方法及电路

    公开(公告)号:CN103517049A

    公开(公告)日:2014-01-15

    申请号:CN201310482821.9

    申请日:2013-10-15

    Abstract: 本发明公开了一种自动白平衡的方法及电路,该方法包括如下步骤:步骤一,收集当前图像RGB各通道的直方图信息,并提取各个直方图中具有代表性的位置数据;步骤二,利用该些位置数据之间的比较来计算各个通道的增益系数;步骤三,对各通道的直方图利用计算获得的增益系数进行线性变换,获得自动白平衡后的图像,本发明通过收集前一帧图像的直方图信息来分析计算下一帧图像的各通道增益,在保持良好的矫正性能及矫正可靠性的同时,最大程度地节省硬件资源开销。

    一种亚阈值低功耗的全加器

    公开(公告)号:CN102751979A

    公开(公告)日:2012-10-24

    申请号:CN201210243541.8

    申请日:2012-07-13

    Abstract: 本发明提供一种亚阈值低功耗的全加器具有第一至第三输入端、进位输出端和加和输出端,所述全加器的最低工作电压小于等于0.21V,所述全加器包括,第一级电路,其输出端接第一节点,所述第一级电路用于输出进位相关信号;缓冲器,其输入端接所述第一节点,其输出端接第二节点,所述第二节点接所述进位输出端;第二级电路,其输入端接所述第二节点,所述第二级电路用于输出加和相关信号。本发明所述亚阈值低功耗的全加器适用于亚阈值低电压条件,电路工作条件覆盖所有的工艺角和苛刻的温度范围(-40℃至100℃),克服了制造过程中工艺偏差带来的电路特性偏差,同时使得电路能够在不同环境下正常工作,适用于无线传感网络的节点电路。

    用于亚阈值电路的D触发器电路结构

    公开(公告)号:CN102545837A

    公开(公告)日:2012-07-04

    申请号:CN201210024756.0

    申请日:2012-02-03

    Abstract: 本发明提供一种用于亚阈值电路的D触发器电路结构,在传统的mC2MOS结构上进行了调整,主级反相器和从级反相器分别移到主级反馈环路单元和从级反馈环路单元的输入到输出的数据通路上,从而将主级反馈环路单元和从级反馈环路单元输出端均与时钟信号分开,从而使主级第一类钟控互补单元和从级第一类钟控互补单元中的时钟信号不再直接影响其输出端从而消除了输出结果的毛刺,使电路输出更加稳定;同时,通过增大了NMOS管和PMOS管的宽长比,增大上拉电路的工作电流,避免了工艺偏差和温度的影响的缺点。

Patent Agency Ranking