-
公开(公告)号:CN104919773B
公开(公告)日:2018-11-13
申请号:CN201380058888.8
申请日:2013-11-11
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
IPC: H04L27/26
Abstract: 为了生成多址信号,每个发射机通过使用所有或部分信道资源来发送信号。将每个发射机的信号映射到OFDM时频资源空间作为格状调制路径。移动通信系统将多个发射机的格状调制路径映射到相同的资源空间。为了有效地检测并区分通过相同的信道资源空间发送的多个发射机的信号,接收机使用码元之间的消息传递方法和路径连接方法。接收机使用状态空间扩展方法、回向预解码方法和连续干扰取消方法来更有效地重构发现信号。
-
公开(公告)号:CN102412847A
公开(公告)日:2012-04-11
申请号:CN201110392451.0
申请日:2005-11-23
Applicant: 三星电子株式会社
IPC: H03M13/11
CPC classification number: H03M13/1137 , H03M13/1114 , H03M13/114 , H03M13/116
Abstract: 提供了一种用于对包括多个校验节点和多个可变节点的LDPC码进行解码的设备和方法。该设备包括:校验节点选择调度器,其选择至少一个校验节点;LLR存储器,其存储了可变节点的输入LLR值作为初始LLR值,并存储用于连接到所选择的校验节点的可变节点的更新的LLR值;以及校验节点消息存储器,其存储了表示对所选择的校验节点进行校验节点处理的结果值的校验节点消息。该装置还包括至少一个联合节点处理器,其通过从自LLR存储器读取的对应LLR值中减去所选择的校验节点的校验节点消息而生成可变节点消息,对可变节点消息执行校验节点处理,通过将可变节点消息加到校验节点处理结果值上来计算更新的LLR值,并将计算的LLR值递送到LLR存储器。
-
公开(公告)号:CN1770658B
公开(公告)日:2010-12-08
申请号:CN200510128362.X
申请日:2005-10-13
Applicant: 三星电子株式会社
CPC classification number: H04L1/0668 , H04B7/022 , H04B7/0667 , H04B7/0671 , H04B7/0673 , H04L1/0606 , H04L1/0643 , H04L1/0687 , H04L25/0222 , H04L27/2626
Abstract: 本发明提供一种设备和方法,用于对从至少两个基站(BS)发送的同样的广播信号有效的保证发送分集。无线网络控制器(RNC)考虑一个移动站(MS)的无线信道状态,并为执行分集发送信息给位于由三个扇区配置而成的一个小区中的多个BS。每个BS配备有至少两个发射天线。按照该信息,小区中的BS对要发送的数据执行空间-时间块编码,应用不同的循环延迟到该数据,并通过至少两个发射天线发送该数据到MS。
-
公开(公告)号:CN1783730A
公开(公告)日:2006-06-07
申请号:CN200510127295.X
申请日:2005-12-01
Applicant: 三星电子株式会社
CPC classification number: H03M13/6362 , H03M13/116 , H03M13/118 , H03M13/1185 , H03M13/1188
Abstract: 提供了一种低密度奇偶校验(LDPC)码生成方法与装置。形成具有对于检查节点的(N-K)行、以及对于可变节点的N列的奇偶校验矩阵,用来将长度为K的信息序列编码为长度为N的码字。将奇偶校验矩阵分为具有K列的信息部分矩阵与具有(N-K)列的奇偶校验部分矩阵。将奇偶校验部分矩阵分为P×P子块。P为(N-K)的约数。定义奇偶校验矩阵中的第一对角线与第二对角线,其中第二对角线为第一对角线移位f个子块。将经移位的单位矩阵置于位于第一与第二对角线上,并且在其它位置填充零矩阵。将奇数个δ矩阵置于奇偶校验部分矩阵的一个子块列中,其中每个δ矩阵都只包含1个元素1,存储奇偶校验矩阵。
-
公开(公告)号:CN1767397A
公开(公告)日:2006-05-03
申请号:CN200510124997.2
申请日:2005-10-12
Applicant: 三星电子株式会社
CPC classification number: H03M13/1145 , H03M13/1105 , H03M13/1111 , H03M13/1134 , H03M13/1137
Abstract: 本发明涉及一种移动通信系统中使用LDPC码对前向纠错码进行解码的装置及方法。校验节点处理器对多个校验节点接收到的信息执行校验节点处理,累加器将校验节点处理器的校验节点输出值与先前累加值进行累加。边缘存储器存储校验节点输出值,以及两个累加存储器分别存储累加器的累加值和先前的累加值。减法器从累加值中减去校验节点输出值,和硬判决解码块对接收到的信息以及减法器输出值进行硬判决解码。比特缓冲器存储硬判决解码结果,和奇偶校验块对硬判决结果进行奇偶校验以决定是否终止迭代解码操作。多路复用器传送减法结果值至校验节点处理器和硬判决解码块。
-
公开(公告)号:CN106257853B
公开(公告)日:2021-07-20
申请号:CN201610457445.1
申请日:2016-06-22
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
Abstract: 提供了一种接收机及其解码方法。所述接收机包括:天线,被配置为从多个基站接收叠加编码信号;信号处理器,被配置为根据叠加编码信号的接收功率是否满足预设条件以组成每个叠加编码信号的多个层信号的调制编码方案(MCS)块为单位对叠加编码信号进行解码。
-
公开(公告)号:CN102412847B
公开(公告)日:2014-10-22
申请号:CN201110392451.0
申请日:2005-11-23
Applicant: 三星电子株式会社
IPC: H03M13/11
CPC classification number: H03M13/1137 , H03M13/1114 , H03M13/114 , H03M13/116
Abstract: 提供了一种用于对包括多个校验节点和多个可变节点的LDPC码进行解码的设备和方法。该设备包括:校验节点选择调度器,其选择至少一个校验节点;LLR存储器,其存储了可变节点的输入LLR值作为初始LLR值,并存储用于连接到所选择的校验节点的可变节点的更新的LLR值;以及校验节点消息存储器,其存储了表示对所选择的校验节点进行校验节点处理的结果值的校验节点消息。该装置还包括至少一个联合节点处理器,其通过从自LLR存储器读取的对应LLR值中减去所选择的校验节点的校验节点消息而生成可变节点消息,对可变节点消息执行校验节点处理,通过将可变节点消息加到校验节点处理结果值上来计算更新的LLR值,并将计算的LLR值递送到LLR存储器。
-
公开(公告)号:CN100505556C
公开(公告)日:2009-06-24
申请号:CN200510127295.X
申请日:2005-12-01
Applicant: 三星电子株式会社
CPC classification number: H03M13/6362 , H03M13/116 , H03M13/118 , H03M13/1185 , H03M13/1188
Abstract: 提供了一种低密度奇偶校验(LDPC)码生成方法与装置。形成具有对于检查节点的(N-K)行、以及对于可变节点的N列的奇偶校验矩阵,用来将长度为K的信息序列编码为长度为N的码字。将奇偶校验矩阵分为具有K列的信息部分矩阵与具有(N-K)列的奇偶校验部分矩阵。将奇偶校验部分矩阵分为P×P子块。P为(N-K)的约数。定义奇偶校验矩阵中的第一对角线与第二对角线,其中第二对角线为第一对角线移位f个子块。将经移位的单位矩阵置于位于第一与第二对角线上,并且在其它位置填充零矩阵。将奇数个δ矩阵置于奇偶校验部分矩阵的一个子块列中,其中每个δ矩阵都只包含1个元素1。存储奇偶校验矩阵。
-
公开(公告)号:CN101305575A
公开(公告)日:2008-11-12
申请号:CN200680042114.6
申请日:2006-11-10
Applicant: 三星电子株式会社
IPC: H04L27/26
Abstract: 提供了一种在无线通信系统中归一化输入到信道解码器的软度量的装置和方法。解映射器使用接收到的调制符号(Rk)的同相分量(Xk)和正交分量(Yk)、信道衰落系数(gk)和由接收到的调制符号的调制阶次定义的常数值(c)来产生软度量。归一化器接收该软度量,通过将该软度量乘以该常数值与噪声变量值的比值来计算归一化的对数似然比(LLR),将该归一化的LLR变换到期望的范围和期望比特数,并输出信道解码器的输入LLR。
-
公开(公告)号:CN1783729A
公开(公告)日:2006-06-07
申请号:CN200510124864.5
申请日:2005-11-23
Applicant: 三星电子株式会社
IPC: H03M13/11
CPC classification number: H03M13/1137 , H03M13/1114 , H03M13/114 , H03M13/116
Abstract: 提供了一种用于对包括多个校验节点和多个可变节点的LDPC码进行解码的设备和方法。该设备包括:校验节点选择调度器,其选择至少一个校验节点;LLR存储器,其存储了可变节点的输入LLR值作为初始LLR值,并存储用于连接到所选择的校验节点的可变节点的更新的LLR值;以及校验节点消息存储器,其存储了表示对所选择的校验节点进行校验节点处理的结果值的校验节点消息。该装置还包括至少一个联合节点处理器,其通过从自LLR存储器读取的对应LLR值中减去所选择的校验节点的校验节点消息而生成可变节点消息,对可变节点消息执行校验节点处理,通过将可变节点消息加到校验节点处理结果值上来计算更新的LLR值,并将计算的LLR值递送到LLR存储器。
-
-
-
-
-
-
-
-
-