包括存储器存取控制器和总线的存储器件的微处理器系统

    公开(公告)号:CN1766862A

    公开(公告)日:2006-05-03

    申请号:CN200510106936.3

    申请日:2005-09-22

    CPC classification number: G06F13/28 G06F13/1605 G06F13/1684 Y02D10/14

    Abstract: 提供一种具有存储器件和可切换连接在存储器和直接存储器存取控制器(DMAC)之间的内部总线的处理器系统,该存储器件包括(RAM)存储器和DMAC。存储器件内的总线开关(多路转换器)交替地建立在存储器和外部处理器之间的系统总线上的第一数据传输通路和在存储器和DMAC之间的内部总线上的第二数据传输通路。当第一数据传输通路通过总线开关建立时,其支持外部处理器对存储器的随机存取。当第二数据传输通路通过总线开关建立时,其支持在处理器完全独占使用系统总线时、RAM和连接到DMAC的外部存储器件(如非易失性存储器(NVM))之间的直接存储器存取(DMA)。

    符号译码方法和装置
    13.
    发明授权

    公开(公告)号:CN1160867C

    公开(公告)日:2004-08-04

    申请号:CN98108794.9

    申请日:1998-04-04

    CPC classification number: H03M7/46 H04N19/13 H04N19/60 H04N19/91

    Abstract: 一种符号译码装置利用与运行-电平-编码相同的扫描方式来对符号数据进行运行-电平-译码。符号器分离将所接收的运行-电平-编码符号数据分离为运行数据和电平数据。地址输出器使用与符号数据相关的扫描方式数据来选取特定的扫描方式,并使用所分离的运行数据来选取扫描地址。数据存储器在扫描地址指定的存储位置上存储来自符号分离器的电平数据。于是,基于用于运行-电平-编码的扫描方式,对运行-电平-编码符号进行运行-电平-译码并存储。

    符号译码方法和装置
    15.
    发明公开

    公开(公告)号:CN1199284A

    公开(公告)日:1998-11-18

    申请号:CN98108794.9

    申请日:1998-04-04

    CPC classification number: H03M7/46 H04N19/13 H04N19/60 H04N19/91

    Abstract: 一种符号译码装置利用与运行—电平-编码相同的扫描方式来对符号数据进行运行-电平-译码。符号器分离将所接收的运行-电平-编码符号数据分离为运行数据和电平数据。地址输出器使用与符号数据相关的扫描方式数据来选取特定的扫描方式,并使用所分离的运行数据来选取扫描地址。数据存储器在扫描地址指定的存储位置上存储来自符号分离器的电平数据。于是,基于用于运行-电平-编码的扫描方式,对运行-电平-编码符号进行运行-电平-译码并存储。

Patent Agency Ranking