一种提高磁电阻随机存储器高速缓存抗错能力的方法

    公开(公告)号:CN102063340A

    公开(公告)日:2011-05-18

    申请号:CN201110021431.2

    申请日:2011-01-19

    Abstract: 本发明提供了一种提高磁电阻随机存储器高速缓存抗错能力的方法,可有效纠正或容忍随机存写错误,实现较低的存写电压或较快的存写速度。其存写操作采用递归式“写-读-校验”技术代替传统存写操作,以纠正由于改进存写容限或存写速度导致的随机存写错误。所述“写-读-校验”技术指在将数据写入MRAM高速缓存后立即读出,并与写入数据对比;若出错,则重复“写-读-校验”操作直至所有数据位编程正确。在基于“写-读-校验”操作下,采用在MRAM高速缓存中增加错误校验码或错误记录缓存逻辑,增加MRAM高速缓存的容错能力,减少由“写-读-校验”操作带来的处理器性能下降。

    一种集成于视频处理芯片的图形OSD控制器

    公开(公告)号:CN101150682A

    公开(公告)日:2008-03-26

    申请号:CN200710018552.5

    申请日:2007-08-28

    Abstract: 本发明公开了一种集成于视频处理芯片的图形OSD控制器,由位图数据解压缩模块、存储操作控制模块、可编程色彩映射模块、OSD图像缩放模块、图像显示管理模块、寄存器操作管理模块及MCU接口模块组成;通过MCU接口模块提供的串行I2C和并行两种工作模式之一,设置寄存器操作管理模块的各种显示参数、操作参数,从而控制OSD数据的存储、显示并读取OSD控制器的状态;OSD图像显示管理模块,可根据OSD控制器的设置参数,控制多层图形OSD数据的叠加方式、OSD图像与原始视频信号的混合模式、OSD图像显示窗口大小以及显示特性等;使用片外SDRAM作为图像数据的显示存储,使用片内双端口RAM作为图像操作的控制存储,便于与视频处理系统的集成和资源共享。

    一种3∶2下拉电影源视频的检测方法

    公开(公告)号:CN1694494A

    公开(公告)日:2005-11-09

    申请号:CN200510042778.X

    申请日:2005-06-09

    Abstract: 一种3∶2下拉电影源视频的检测方法,通过包含场差度量模块、场差修正模块、场标号生成模块、场标号预测模块、场标号匹配模块和模式判断模块,对接收到的视频进行计算、修正、匹配以及判断,来检测其是否为3∶2下拉电影源视频。该方法能有效检测出混合编辑的视频中的电影源视频,在视频类型发生变化时能迅速正确地切换去隔行模式,在镜头切换处仍能进行可靠的检测,对静态和动态画面的识别准确率都很高,硬件实现简单、成本低。

    一种基于数字化电视的视频监控及报警装置

    公开(公告)号:CN2814843Y

    公开(公告)日:2006-09-06

    申请号:CN200520079344.2

    申请日:2005-09-05

    Abstract: 本实用新型公开了一种基于数字化电视的视频监控及报警装置,该装置至少包含有电视机中的数字视频处理芯片、图像输出模块,所述的视频处理芯片内有OSD屏幕显示模块和显示模式控制模块,还包括有视频摄取模块、视频解码模块、运动检测模块、单片机控制模块和音频报警装置,视频摄取模块与视频解码模块连通,视频解码模块与运动检测模块连通,单片机控制模块分别与运动检测模块、OSD屏幕显示模块、显示模式控制模块以及音频报警装置连通。适用于家用视频监控及报警,能够实现家用车库,走廊以及库房等场所的安全防护。

Patent Agency Ranking