-
公开(公告)号:CN104991743B
公开(公告)日:2018-01-19
申请号:CN201510381641.0
申请日:2015-07-02
Applicant: 西安交通大学
IPC: G06F3/06
Abstract: 本发明公开了一种应用于固态硬盘阻变存储器缓存的损耗均衡方法,包括以下步骤:由冷热数据鉴别机制鉴别写请求对应的逻辑地址中的热逻辑地址,并根据一个时间周期内的所有热逻辑地址构建热数据链,再利用缓存管理策略为热数据链中命中的写请求对应的逻辑地址分配更新的数据结点,同时通过快速定位查找方法查询热数据链中命中的写请求的逻辑地址在ReRAM缓存中对应的数据结点所在位置。本发明能够有效降低物理地址的耗费,同时冷热逻辑地址的鉴别精度高。
-
公开(公告)号:CN103945208B
公开(公告)日:2015-10-28
申请号:CN201410167890.5
申请日:2014-04-24
Applicant: 西安交通大学
CPC classification number: H04N13/189 , G06T3/4007 , H04N13/111 , H04N13/139 , H04N13/167 , H04N13/351
Abstract: 本发明属于图像显示处理技术领域,涉及到一种针对多视点裸眼3D显示的并行同步缩放引擎及方法,首先对插值像素窗进行选择和组合计算,然后再对合成的合成视场插值像素窗进行插值计算,计算结果直接在显示终端显示。即将已有方法所采用的先进行图像缩放,再进行裸眼立体图像合成的过程,改进为先进行像素点的筛选和组合,然后进行缩放插值处理。本发明大幅减小了计算复杂度,易于实时硬件实现。可兼容各种视点数目、多种插值算法以及整型和浮点型像素排列的裸眼3D显示,不会因视点数目的增加而增加计算资源,随着视点数目的增加进一步体现出本发明所提出的并行同步缩放引擎的性能优势。
-
公开(公告)号:CN103945208A
公开(公告)日:2014-07-23
申请号:CN201410167890.5
申请日:2014-04-24
Applicant: 西安交通大学
CPC classification number: H04N13/189 , G06T3/4007 , H04N13/111 , H04N13/139 , H04N13/167 , H04N13/351
Abstract: 本发明属于图像显示处理技术领域,涉及到一种针对多视点裸眼3D显示的并行同步缩放引擎及方法,首先对插值像素窗进行选择和组合计算,然后再对合成的合成视场插值像素窗进行插值计算,计算结果直接在显示终端显示。即将已有方法所采用的先进行图像缩放,再进行裸眼立体图像合成的过程,改进为先进行像素点的筛选和组合,然后进行缩放插值处理。本发明大幅减小了计算复杂度,易于实时硬件实现。可兼容各种视点数目、多种插值算法以及整型和浮点型像素排列的裸眼3D显示,不会因视点数目的增加而增加计算资源,随着视点数目的增加进一步体现出本发明所提出的并行同步缩放引擎的性能优势。
-
公开(公告)号:CN103945205A
公开(公告)日:2014-07-23
申请号:CN201410136474.9
申请日:2014-04-04
Applicant: 西安交通大学
Abstract: 本发明公开了一种兼容2D与多视点裸眼3D显示的视频处理装置,包括视频输入接口、2D视频输出接口、3D合成视频输出接口、视频解码模块、视频图像处理模式选择模块、深度图生成模块、深度图像绘制模块、可配置的图像分解模块、视频图像帧存储模块、并行图像缩放模块以及可配置的多视点裸眼3D视频图像组合计算模块;相应地,对于常见格式的视频源,本装置对应的处理方法不仅能够实现实时的多视点裸眼3D显示,亦能兼容2D播放模式,与此同时,通过参数的调整可以满足目前主流的多种裸眼3D显示技术的要求。与现有裸眼3D显示处理装置及方法相比,本发明对于实现多视点裸眼立体显示处理提供了完整的解决方案。
-
公开(公告)号:CN103888764A
公开(公告)日:2014-06-25
申请号:CN201410095798.2
申请日:2014-03-14
Applicant: 西安交通大学
IPC: H04N19/117 , H04N19/86 , H04N19/14
CPC classification number: H04N19/14 , G06T7/13 , G06T2207/20004 , G06T2207/20192 , H04N19/117 , H04N19/154 , H04N19/172 , H04N19/182 , H04N19/186 , H04N19/187 , H04N19/196 , H04N19/463 , H04N19/86
Abstract: 本发明提出一种自适应补偿视频压缩失真的系统及方法,该方法首先通过对图像进行边缘纹理检测和块边界检测,将待处理点所处区域进行分类以确定其是否处于振铃噪声易发区或者存在块效应的块边界附近。其次,根据待处理点的所属区域与失真强度,本发明自适应地采用不同的滤波策略进行压缩失真补偿,以改善低码率传输的视频在显示端的图像效果,使其满足在高清、以及超高清分辨率显示器上高质量实时播放的需求。
-
-
公开(公告)号:CN102769802A
公开(公告)日:2012-11-07
申请号:CN201210190790.5
申请日:2012-06-11
Applicant: 西安交通大学
IPC: H04N21/472 , G06F3/01
Abstract: 本发明公开了一种智能电视的人机交互系统及其交互方法,所述交互系统包括:3D电视机;虚拟界面生成及控制模块,用于生成及控制虚拟界面成像的最佳位置及角度;3D图像传感器,用于获取物体深度或三维视觉信息;用户手势识别模块,用于分析用户深度或三维图像信息识别用户姿态或手势,结合虚拟界面信息,得出用户操控意图并发出相应控制命令。系统通过3D图像传感器获取用户位置与距离,并利用虚拟界面生成及控制模块与控制3D电视机投影虚拟界面,用户使用手指在虚拟界面上进行点触动作,系统通过捕捉用户的手势信息结合虚拟界面得到用户的操控意图并执行对应的操作,实现人机交互。本发明凭借虚拟界面为依托大大简化了交流的复杂度,实用性强。
-
公开(公告)号:CN102569643A
公开(公告)日:2012-07-11
申请号:CN201110448782.1
申请日:2011-12-28
Applicant: 西安交通大学
CPC classification number: G11C11/16
Abstract: 一种优化嵌入式自旋力矩转移随机存储器性能与硬件耗费的异构设计方法,通过改变自旋力矩转移随机存储器上存储单元磁通道结自由层的面积、nMOS晶体管的大小和存储器阵列的大小来改变自旋力矩转移随机存储器的存储特性,并将具有不同特性的存储模块集成于同一颗芯片内。本发明在不改变STT-RAM工艺流程的条件下,采用不同的结构和电路来设计存储特性完全不同的STT-RAM模块,以分别满足运算处理单元多样的存储需求。从而实现仅采用STT-RAM技术就能满足系统级芯片的需求,减少存储芯片的使用,增加系统级芯片片上集成的存储器容量,进一步优化STT-RAM的性能与硬件耗费。
-
公开(公告)号:CN102025934B
公开(公告)日:2012-01-11
申请号:CN201010509615.9
申请日:2010-10-15
Applicant: 西安交通大学
Abstract: 基于AXI总线的数字电视SoC的存储控制方法,通过设计高效稳定的AXI总线控制系统将复合视频信号3D解码器、视频去隔行处理器和DDR1/2/3SDRAM控制器三者互联,能满足复合视频信号3D解码器和视频去隔行处理器实时存储大容量视频数据的需要,由此提高了总线带宽利用率以及DDR1/2/3SDRAM的存储效率。
-
公开(公告)号:CN102163463A
公开(公告)日:2011-08-24
申请号:CN201110105601.5
申请日:2011-04-26
Applicant: 西安交通大学
IPC: G11C29/42
Abstract: 一种降低BCH解码延迟的双钱氏搜索方法,通过在读取NAND FLASH的同时将每组528Bytes的BCH码数据经由伴随式计算电路2进行伴随式计算,因伴随式技术而给读操作带来的延时为0,利用BCH码数据错误数量的出现概率不同,以极小的面积开销来降低钱氏搜索对译码操作的延时,由于出现单个错误的概率远远大于出现多个错误的概率,并行度较高的钱氏搜索电路用于单错的纠正,并行度较低的钱氏搜索电路用于多个错误的纠正。当BCH码数据错误的数量为1个时,双钱氏搜索电路5执行16路并行钱氏搜索电路,当BCH码数据错误的数量大于1时,双钱氏搜索电路5执行8路并行钱氏搜索电路。这样就可以大大降低了BCH解码延迟。
-
-
-
-
-
-
-
-
-