一种宽带放大电路
    111.
    发明公开

    公开(公告)号:CN105187017A

    公开(公告)日:2015-12-23

    申请号:CN201510564533.7

    申请日:2015-09-07

    Abstract: 本发明涉及光电子集成电路技术,具体涉及一种宽带放大电路。本发明的宽带跨阻放大电路包括第一跨阻放大器、第一跨导放大器、第二跨导放大器、电流镜和第二跨阻放大器,其中,所述第一跨导放大器的输入连接第一跨阻放大器的输出,其输出连接电流镜的输入;所述第二跨导放大器是第一跨导放大器的镜像电路,其输入连接第一跨阻放大器的输入,其输出连接第二跨阻放大器的第一输入端;所述电流镜的输出连接第二跨阻放大器的第二输入端。本发明的有益效果为,采用增益较小的跨阻放大器作为电路输入级,采用电流镜来实现电流增益,在提高电路带宽的同时可以提高电路的增益,使跨阻放大电路同时满足宽带和高增益的要求。

    一种用于功率变换器的自适应电压调节电路

    公开(公告)号:CN105048810A

    公开(公告)日:2015-11-11

    申请号:CN201510542677.2

    申请日:2015-08-28

    Abstract: 本发明属于电子电路技术领域,涉及一种用于功率变换器的自适应电压调节电路。本发明的电路,包括逻辑模块、导通时间产生器、第一比较器、第二比较器和控制电路;所述逻辑模块的输入端接功率变换器的输出端,输出端接导通时间产生电路的输出端;所述第一比较器的正向输入端接功率变换器的输出端,其负向输入端接控制电路的输出端,其输出端接控制电路的输入端;所述第二比较器的正向输入端接功率变换器的输出端,其负向输入端接控制电路的输出端,其输出端接控制电路的输入端;控制电路的输出端接导通时间产生器的输入端;导通时间产生器的输出端接功率变换器。本发明的有益效果为,减小了功率变换器调压过程中的电感电流,降低了对电感的要求。

    一种基于分段驱动的电流采样电路

    公开(公告)号:CN103424609B

    公开(公告)日:2015-10-21

    申请号:CN201310362594.6

    申请日:2013-08-20

    Abstract: 本发明涉及电子电路技术,具体的说是涉及一种基于分段驱动的电流采样电路在降压式稳压电路中的应用。本发明所述的一种基于分段驱动的电流采样电路,为结合电流采样电路与时间数字转换器(TDC)电路的负载电流检测电路,不同于传统结构,将采样管分为多只,采样管也对应成比例的分成多只,每段功率管的源极与电源相连,通过功率管分段控制信号分别控制每一只采样管的工作,从而可在轻负载下减少采样管的工作数量,在高负载心爱增加采样管的工作数量,提高电路的灵活性和检测精度。本发明的有益效果为,相比于传统的电流采样结构,该电路结构灵活性较大,功耗较小,在轻负载下电流采样精度较高。本发明尤其适用于电流采样电路。

    一种低压差线性稳压器
    114.
    发明公开

    公开(公告)号:CN104950975A

    公开(公告)日:2015-09-30

    申请号:CN201510377356.1

    申请日:2015-06-30

    Abstract: 本发明属于模拟集成电路技术领域,具体的说涉及一种无输出电容型高电源抑制比的低压差线性稳压器。本发明的一种低压差线性稳压器,包括依次连接的偏置电路、第一运算放大器A1、第二运算放大器A2、密勒补偿电路和输出电路;其特征在于,还包括电源抑制比增强电路;偏置电路为误差放大器A1、A2提供尾电流,密勒补偿电路由PMOS管P6、P7和NMOS管N11、N12以及电容Cm组成;输出电路由功率管MP、反馈电阻Rf、负载电阻RL所组成;电源抑制比增强电路由宽带宽的运算放大器A3、电阻R1、R2、电容C2以及PMOS管P8所组成。本发明的有益效果为,能够有效提高LDR中频段的电源抑制能力,同时采用片内补偿的方法,使得芯片更易于集成。本发明尤其适用于低压差线性稳压器。

    用于集成式降压型DC/DC开关变换器的抗振铃电路

    公开(公告)号:CN103427624B

    公开(公告)日:2015-09-09

    申请号:CN201310366740.2

    申请日:2013-08-21

    Abstract: 本发明涉及电子电路技术,具体的说是涉及一种集成式降压型DC/DC开关变换器中的抗振铃电路。本发明所述的用于集成式降压型DC/DC开关变换器的抗振铃电路,其特征在于,还包括P型场效应晶体管和控制逻辑电路;所述P型场效应晶体管的源极与电感L的一端连接、漏极与电感L的另一端连接、栅极与控制逻辑电路的输入端连接,控制逻辑电路三个输入端分别连接PMOS管控制信号、NMOS管控制信号和振铃信号。本发明的有益效果为,在传统降压型DC/DC开关变换器基础上,增加了一个连接在电感两端的集成式P型场效应晶体管,实现了集成式DC/DC开关变换器抗振铃的目标。本发明尤其适用于DC/DC开关变换器。

    具有平均电压反馈的张驰振荡器

    公开(公告)号:CN104868881A

    公开(公告)日:2015-08-26

    申请号:CN201510296581.2

    申请日:2015-06-02

    Abstract: 本发明提供一种具有平均电压反馈的张驰振荡器,包括双电容张驰振荡器单元和平均电压产生电路单元,所述的双电容张驰振荡器单元包括对称的两个电流源,两个比较器,两个充放电电容,两个传输门,两个反相器和一个S-R锁存器;本发明通过引入平均电压反馈的电路产生一个可以调节的控制比较器翻转的阈值电压,当比较器的延迟时间增加时,充放电电容上的锯齿波电压的平均值也增加,平均电压产生电路调节比较器翻转的阈值电压减小,使比较器提前翻转,保持振荡器的周期基本不变,通过这种方式,降低了传统张驰振荡器中输出频率精度对比较器响应速度的要求,用一种结构简单的比较器电路和平均电压产生电路实现对振荡器输出频率的闭环调节。

    一种数字脉冲宽度调制器电路

    公开(公告)号:CN102832914B

    公开(公告)日:2015-08-05

    申请号:CN201210343605.1

    申请日:2012-09-17

    Abstract: 本发明公开了一种数字脉冲宽度调制器电路,属于电子技术领域。包括粗调模块和细调模块,还包括有RS触发器,所述粗调模块中包括有5位计数器和5位比较器,所述细调模块包括有延迟链、“5选32”多路复用器和全数字逻辑控制模块;它具有低功耗、面积小、精度高以及线性度高等优点,相比传统的数字脉冲宽度调制器,本发明可实现更精细的分辨率,并不受工艺、温度、电压变化影响。

    具有负载最小能量消耗点追踪功能的降压式稳压电源

    公开(公告)号:CN103199705B

    公开(公告)日:2015-04-15

    申请号:CN201310092217.5

    申请日:2013-03-21

    Abstract: 具有负载最小能量消耗点追踪功能的降压式稳压电源,属于电子技术领域,用于向低压、低功耗的数字集成电路提供电源。包括BUCK功率变换器和控制电路构成。控制电路包括导通时间产生模块、数字控制模块、数模转换器、比较器和压控振荡器。本发明通过调节输出电压VO以及BUCK功率变换器中功率管导通时间来使得每个功率管的开关周期内电源输送到外接负载LOAD的能量相同。同时,通过降压追踪方式检测负载最小能量消耗点,降压追踪过程中同时调节功率管的导通时间,保证每次功率管开启时送到负载的能量恒定。本发明更多地采用了数字电路实现,和利用双电容能量采样的方法相比,本发明所提出的方法可以节省芯片面积,更利于电源的集成。

    一种基于PSM调制模式的自适应电压调节器

    公开(公告)号:CN104076855A

    公开(公告)日:2014-10-01

    申请号:CN201410300318.1

    申请日:2014-06-27

    Abstract: 本发明涉及电子电路技术领域,具体的说涉及一种基于PSM调制模式的自适应电压调节器,用于数字负载电源电压的自适应在线调节。该调节器采用延迟线拟合数字负载的关键路径,以负载的工作时钟信号作为延迟测试信号,以延迟检测模块检测延迟测试信号在延迟线中的传输速度是否达到要求作为自适应调压信号,通过改变功率变换器的基准电压以及PSM调制信号的占空比来保持恒定的导通能量,自适应的调节输出电压实现负载在给定的频率下工作电压最低。本发明的有益效果为,在功率变换器中使用了PSM调制模式,改善了输出电压纹波;负载的工作电压最低,有效降低了负载的功耗;节省了芯片面积,更有利于集成。本发明尤其适用于自适应电压调节器。

    一种两级运算放大器
    120.
    发明公开

    公开(公告)号:CN103633954A

    公开(公告)日:2014-03-12

    申请号:CN201310572099.8

    申请日:2013-11-13

    Abstract: 本发明涉及涉及电子电路技术,具体的说是涉及模拟集成电路中的运算放大器的频率补偿技术。本发明所述的一种两级运算放大器,包括依次相连接的偏置电路、第一级放大电路和第二级放大电路,其特征在于,所述第一级放大电路包括电容倍增模块,所述电容倍增模块由电流控制电流源和电压控制电流源组成。本发明的有益效果为,提高电容倍增系数,减小了所需补偿电容,节省芯片面积,不需要额外的偏置电路,提高了运算放大器的增益和单位增益带宽,同时减小系统性失调。本发明尤其适用于两级运算放大器。

Patent Agency Ranking