一种基于XML的DDS分布式系统自动构建方法

    公开(公告)号:CN105205183B

    公开(公告)日:2018-06-22

    申请号:CN201510717187.1

    申请日:2015-10-29

    Abstract: 一种基于XML的DDS分布式系统自动构建方法,本发明涉及基于XML的DDS分布式系统自动构建方法。本发明是为了解决DDS分布式系统构建过程复杂,构建效率较低的问题。本发明利用XML系统方案文件描述系统的参与者信息、订购发布信息、对象模型结构信息等,再通过自动代码生成及编译生成DDS的运行插件,从而构建DDS分布式系统。提高了DDS分布式系统构建的效率,降低了系统构建的复杂度,减少了系统构建过程中的出错率,使DDS的应用更加简单有效。本发明应用于信息传输领域。

    一种基于RS422总线的通讯协议匹配方法

    公开(公告)号:CN105187420B

    公开(公告)日:2018-03-30

    申请号:CN201510534673.X

    申请日:2015-08-27

    Abstract: 一种基于RS422总线的通讯协议匹配方法,涉及通讯协议匹配方法,尤其涉及一种基于RS422总线的通讯协议匹配方法。本发明是要解决现有的复杂信息系统内部由于RS422数据接收过程中断数据分组不均匀导致数据包易丢失和通讯过程易受到错误帧干扰问题、通讯协议数据完整性和正确性难以保障的问题。本发明方法通过以下步骤进行:一、建立通讯协议匹配模板;二、接收并缓存RS422数据;三、匹配传输通道;四、匹配帧头首字节;五、匹配帧头全内容;六、匹配帧长度;七、匹配帧尾。采用本发明方法后,通讯协议数据满足了完整性和正确性要求。本发明可应用于航空航天和工业控制等各个领域中。

    晴天条件下大气电场建模方法

    公开(公告)号:CN104504481B

    公开(公告)日:2017-08-25

    申请号:CN201510030620.4

    申请日:2015-01-21

    Abstract: 晴天条件下大气电场建模方法,涉及一种大气电场建模方法,属于基于大气电场的环境仿真技术领域。本发明解决了现有的大气电场建模空间范围不大,精度不高,时变性特征不明显的问题。本发明为技术方案是:晴天条件下0海拔年平均大气电场建模;晴天条件下0海拔大气电场时变特性建模,包括:晴天条件下大气电场季节变化建模,将一年分成夏半年,即5月到10月,冬半年,即11月到次年4月两部分,分别对夏半年和冬半年的年平均0海拔电场强度的求解;晴天条件下一天内任意时刻0海拔大气电场建模。本发明可应用于生成全球范围内晴天条件下的大气电场,用于模拟飞行器的飞行状态受大气电场的影响。

    反射内存卡的内存访问装置及方法

    公开(公告)号:CN104572487B

    公开(公告)日:2017-06-13

    申请号:CN201510054613.8

    申请日:2015-02-02

    Abstract: 反射内存卡的内存访问装置及方法,属于反射内存领域。本发明为了解决现有的反射内存卡在研究和应用方面受到严重限制的问题,也是为了满足国内对反射内存相关产品的需求。本发明通过串行通讯接口模块、PCI接口模块、反射内存模块和光纤接口模块之间的数据传输,实现了反射内存卡的反射内存访问装置。反射内存模块包括DDR2存储器和FPGA模块;光纤接口模块包括数据转换模块和光纤收发模块。其中FPGA模块为本发明的创新之处。通过对内存写处理模块、内存读处理模块、读写时序逻辑模块、DDR控制器、初始化模块和刷新计数器的构建,完成了FPGA模块的设计,对内存写处理模块和内存读处理模块的进一步搭建,完成了整个反射内存访问装置的搭建。本发明适用于内存访问。

    一种基于HIT-TENA的试验资源快速接入方法

    公开(公告)号:CN104063231B

    公开(公告)日:2017-03-22

    申请号:CN201410330927.1

    申请日:2014-07-11

    Abstract: 一种基于HIT-TENA的试验资源快速接入方法,本发明涉及基于HIT-TENA的试验资源快速接入方法。本发明是要解决整个接入过程难度较高、不易于试验系统快速组织运行和接入过程存在重复性工作的问题,而提出的一种基于HIT-TENA的试验资源快速接入方法。该方法是通过1、选择接入模式;2、编辑试验资源的基本信息;3、加载接入资源所需的对象模型;4、针对接入方式进行配置;5、根据协议格式生成试验资源代码;6、将Simulink模型进行组件封装;7、封装操控界面的资源组件进行;8封装虚拟模型;9、对组件代码进行编译等步骤实现的。本发明应用于HIT-TENA的试验资源快速接入领域。

    应用系统接口协议自动解析装置

    公开(公告)号:CN106230826A

    公开(公告)日:2016-12-14

    申请号:CN201610624526.6

    申请日:2016-08-02

    CPC classification number: H04L69/08 H04L69/18

    Abstract: 应用系统接口协议自动解析装置,本发明提供一种无需编程和解析效率高的应用系统接口协议自动解析装置。包括:用户配置信息处理模块,用于获取协议类型分类信息;协议类型分类模块,用于根据协议类型分类信息,对输入的应用系统数据进行分类,将包含指定协议类型的应用系统数据传输到协议转SDO模块,将不包含指定协议类型的应用系统数据传输到以太网网络数据输出接口;协议转SDO模块,用于按照用户配置的SDO模板,将包含指定协议类型的应用系统数据转换成SDO模板中与相应应用系统接口协议类型对应的SDO数据并通过SDO输出接口输出本。发明基于芯片66AK2E05的DSP实现。本发明用于应用系统接口协议解析。

    Windows操作系统PentiumⅣ架构下高精度低CPU占用率定时器的实现方法

    公开(公告)号:CN103197971B

    公开(公告)日:2016-11-23

    申请号:CN201310140907.3

    申请日:2013-04-22

    Abstract: Windows操作系统Pentium IV架构下高精度低CPU占用率定时器的实现方法,涉及Windows操作系统的定时器软件开发技术领域。本发明的目的是设计一种高精度、同时CPU占用的资源又很少的定时器,以解决现在Windows多任务分时工作时很难达到高精度低CPU资源占用率的技术问题。利用Pentium IV架构PC机的芯片组内的8254芯片,通过编写8254中断定时器驱动程序、APIC驱动程序,在Windows下实现一个基于中断的硬时钟定时器;定义中断处理函数,改变中断描述符表中的中断门结构,并将自定义的中断处理函数的指针赋给门结构的值,实现对用户自定义中断处理函数的调用,实现了可应用的定时器;经测试,定时精度可达到亚毫米级,在定时为100us时,定时偏移小于7us,且CPU占用率极低,满足大多数windows系统定时应用要求。

    基于虚拟试验系统与实际系统的虚实比对分析方法

    公开(公告)号:CN105930644A

    公开(公告)日:2016-09-07

    申请号:CN201610236076.3

    申请日:2016-04-15

    CPC classification number: G16Z99/00

    Abstract: 基于虚拟试验系统与实际系统的虚实比对分析方法,本发明涉及虚实比对分析方法。本发明的目的是为了解决工程试验中虚拟模型与实物等效,以便在虚拟或半实物实验中利用虚拟模型代替实物模型完成试验的问题。步骤一、将静态性能随机向量记为Y,将动态性能随机过程记为Yt;步骤二、根据步骤一利用点估计或区间估计法进行虚拟试验系统结果与实际系统试验结果的验证,得到验证结果;步骤三、得到一阶原点矩和二阶中心矩,即均值和方差;步骤四、将步骤三求解后的均值和方差带入步骤二中条件1和条件2,判断是否接受虚拟试验系统。本发明应用于虚拟模型领域。

    基于组合测试的嵌入式软件测试方法

    公开(公告)号:CN103279415B

    公开(公告)日:2016-08-10

    申请号:CN201310201401.9

    申请日:2013-05-27

    Abstract: 基于组合测试的嵌入式软件测试方法,属于软件测试领域,本发明为了解决目前嵌入式软件测试中存在的测试覆盖率低,测试效率差的问题。该方法为:首先根据待测软件的接口类型、数据帧格式、数据元素类型、数据元素长度和数据元素的信号范围编辑数据通讯协议;再根据待测软件SUT的需求规格说明及相应文档,构建虚拟模型;采用基于替换扰动的组合测试数据生成算法生成组合测试数据,采用二维扩展的方式进行测试数据集的构造并生成组合测试数据集A;最后将步骤三已生成的测试数据分别注入到步骤二所构建的虚拟模型和实际被测软件中,并将得到的测试结果进行对比,将引发二者结果不同的测试数据进行分析,进而得到测试结论。本发明用于测试软件。

    多通道可配置隔离的扫描A/D模块

    公开(公告)号:CN103558787B

    公开(公告)日:2015-10-28

    申请号:CN201310533900.8

    申请日:2013-11-01

    Abstract: 多通道可配置隔离的扫描A/D模块,涉及一种A/D模块。为了解决传统A/D采集模块通道数量少、通用性差及由于系统间共模电压的存在导致测量出现故障的问题。它包括第一128路矩阵开关电路、隔离电路、第二128路矩阵开关电路、AD采集电路和VXI总线;第一128路矩阵开关电路、隔离电路和第二128路矩阵开关电路连接成64路非隔离扫描通道和64路相互独立的隔离扫描通道,实现64路差分输入信号配置隔离通道或非隔离通道;第二128路矩阵开关电路的64路信号输出端子与AD采集电路的64路采集信号输入端子连接;AD采集电路的采集信号输出端与VXI总线连接。它用于自动测试系统中的扫描A/D模块。

Patent Agency Ranking