-
公开(公告)号:CN101252366A
公开(公告)日:2008-08-27
申请号:CN200810019861.9
申请日:2008-03-18
Applicant: 东南大学 , 无锡硅动力微电子股份有限公司
Abstract: 零中频无线接收机直流偏差消除装置主要包括前馈放大模块Atot(41)、求和模块(42)、第二放大器Av(24)、跨导放大模块Gm(31);求和模块(42)的正输入端接射频输入信号(X),求和模块(42)的负输入端接跨导放大模块Gm(31)的输出端,求和模块(42)将输入的两路信号求和后输出到前馈放大模块Atot(41)的输入端,前馈放大模块Atot(41)的输出端输出消除了直流偏差的射频输出信号(Y),同时前馈放大模块Atot(41)的输出端还与第二放大器Av(24)的输入端相接,第二放大器Av(24)的输出端接跨导放大模块Gm(31)的输入端。它可以有效消除零中频接收机中混频器输出信号的直流偏差信号,避免信噪比的恶化及后级放大器的饱和,保证零中频接收机的有效运作。
-
公开(公告)号:CN101039116A
公开(公告)日:2007-09-19
申请号:CN200710020546.3
申请日:2007-03-12
Applicant: 东南大学
IPC: H03K23/64
Abstract: 高速双模16/17预分频器电路,属于高速频率合成器以及高频收发技术领域。该预分频器电路由三个正沿触发器、一个两输入或门、一个两输入与非门、一个三输入与非门和两个负沿触发器组成。其中,三个正沿触发器、两输入或门和两输入与非门构成的除4/5同步分频单元采用上升沿触发,两个负沿触发器构成的除4异步分频单元用下降沿触发,反馈控制逻辑单元采用三输入与非门。该预分频器电路消除了现有技术中,17分频时反馈路径对预分频器速度的影响,减少了反馈路径的延迟,从而避开产生反馈状态对同步4/5分频速度的影响,提高了预分频器的速度,解决了频率合成器的速度瓶颈问题,良好地实现预分频器的16/17的高速分频。
-
公开(公告)号:CN119804535A
公开(公告)日:2025-04-11
申请号:CN202411799953.9
申请日:2024-12-09
Applicant: 东南大学
IPC: G01N25/00
Abstract: 本发明涉及一种评价再生粗骨料自密实混凝土抗硫酸盐冻融性能的方法,包括以下步骤:S1、按照设计要求制备再生粗骨料全部或部分取代石子的再生粗骨料自密实混凝土试件;S2、将再生粗骨料自密实混凝土试件浸没于冻融介质中进行冻融循环试验;S3、测量再生粗骨料自密实混凝土试件的损伤指标;S4、比较不同再生粗骨料自密实混凝土试件的损伤指标,获取综合性能优异的再生粗骨料自密实混凝土试件。本发明可以准确的评估不同再生粗骨料取代率、不同冻融环境及多次冻融循环对再生粗骨料自密实混凝土性能的影响,以期为提高再生粗骨料自密实混凝土在硫酸盐冻融环境下的耐久性和工程应用提供理论依据和技术支持。
-
公开(公告)号:CN112332847B
公开(公告)日:2024-03-15
申请号:CN202011430523.1
申请日:2020-12-07
Applicant: 东南大学
IPC: H03M1/46
Abstract: 本发明公开了一种应用于逐次逼近型模数转换器的两电平开关方法,方法包括对输入信号VIP和VIN,经N次比较后,得到N位数字码,分为采样和转换两个阶段,采样阶段输入信号VIP和VIN通过采样开关连接到上下电容阵列的顶极板,各电容底极板连接到对应电压;转换阶段比较器对上下电容阵列顶极板电压进行MSB位至LSB位的比较,得到相应数字码以控制各电容底极板的状态;经N次比较得到N位数字码。本发明首次切换产生±Vref的电压变化,将电容阵列参考电压Vref缩减为一般方法的一半;引入的浮置状态三步转换之内被解除以简化控制逻辑;仅LSB位引入0.5LSB的共模电平偏移。对比传统开关算法,本发明减小99.51%的DAC功耗,节省75%的电容面积,对ADC其他模块的要求也没有提高。
-
公开(公告)号:CN116526451A
公开(公告)日:2023-08-01
申请号:CN202310422176.5
申请日:2023-04-19
Applicant: 国网江苏省电力有限公司连云港供电分公司 , 东南大学 , 国网江苏省电力有限公司
Abstract: 本发明公开了一种增量配电网端对端的区域配电网运行方法、系统和终端,属于配电网运行领域,包括以下步骤:建立了以区域配电网总体运行成本最小化为目标函数,将传统的配电网重构约束以及增量配电网端对端交易约束相结合作为约束条件的配电网运行决策模型,以实现区域配电网的经济运行。本发明综合考虑了传统配电网增量配电网之间的耦合互动,在区域配电网的运行中计及增量配电网的端对端交易行为,提供了一种新型的区域配电网运行方法,可以保证区域配电网的经济平稳运行。
-
公开(公告)号:CN113114181B
公开(公告)日:2023-08-01
申请号:CN202110498312.X
申请日:2021-05-08
Applicant: 东南大学
IPC: H03K5/24
Abstract: 本发明公开了一种具有亚稳态抑制技术的高速动态比较器,包括前级放大器、后级锁存器和亚稳态抑制电路三部分;前级放大器实现对输入差分信号的放大,将前级放大器的第一PMOS管和第二PMOS管漏极与后级锁存器相连,利用锁存器的正反馈特点,并且增加下拉NMOS管和上拉PMOS管完成对放大器正端输出信号和放大器负端输出信号的上拉或下拉,实现了较快的比较速度。比较完成后迅速关断尾电流管,使得比较器没有静态功耗,有效降低了比较器的功耗。本发明采用一种亚稳态抑制技术,在不引入明显延迟的情况下,有效抑制比较器的亚稳态,且不会明显增加比较器的比较时间。
-
公开(公告)号:CN112636756B
公开(公告)日:2023-08-01
申请号:CN202011429706.1
申请日:2020-12-07
Applicant: 东南大学
Abstract: 本发明公开了一种基于双向自举控制的低泄漏单次检测电压时间转换器,该方法包括对于混合型SAR‑TDC结构中,经过SAR ADC粗转换得到的电压余量存储于电容阵列输出节点在进行TDC细转换前需连接在电压时间转换器上以得到时间差值。在粗转换阶段中,电压时间转换器处于空闲模式,其泄漏电流会影响电容阵列输出节点。同时如果电容阵列上的差分电压值相差很大时,其中一端就会触发电压时间转换器中的阈值检测器导致误操作。通过引入三态反相器作为阈值检测器有效降低误操作概率。在低电压低功耗应用下为使电压时间转换器对电容阵列的输出节点的影响最小化,本发明利用双向自举控制原理可以降低控制开关的泄漏电流同时保证电压时间转换器的线性度。
-
公开(公告)号:CN111371457B
公开(公告)日:2023-05-23
申请号:CN202010170477.X
申请日:2020-03-12
Applicant: 东南大学
IPC: H03M1/38
Abstract: 本发明公开了一种模数转换器及应用于SAR ADC的三电平开关方法,属于SAR ADC的电容型DAC技术领域,整个过程分为采样和转换两个阶段,采样阶段根据输入信号VIP和VIN通过采样开关分别连接到上电容阵列和下电容阵列的顶极板;转换阶段比较器对在上下电容阵列顶极板的电压进行MSB位至LSB位的比较,得出对应的数字码,根据数字码控制上下电容阵列中电容底极板的连接关系;经过N次比较获得到N位数字输出码。不同于大多数已发表的三电平开关方法,本发明采用了新的第三参考电平Vaq,其值等于参考电压Vref的四分之一。与传统的开关算法相比,本发明不但能够降低了99.61%的电容分裂式DAC的功耗,而且节省了87.5%的电容面积,实现了能量效率和面积节省之间很好的折中。
-
公开(公告)号:CN110492885B
公开(公告)日:2023-05-12
申请号:CN201910624589.5
申请日:2019-07-11
Applicant: 东南大学
Abstract: 本发明公开了一种无源噪声整形逐次逼近SAR模数转换器,包括:三个电容型数模转换器CDAC、无源环路滤波器、比较器和SAR逻辑电路,其中三个完全相同的CDAC包括一个正常SAR转换所需的CDAC1和两个用于产生上一周期余量电压的辅助CDAC2和CDAC3。增加两个交织的CDAC2和CDAC3,移除了无源余量采样引入的KT/C噪声和增益损失。CDAC1产生本周期的余量电压Vres(n),CDAC2和CDAC3交替产生上一周期的余量电压Vres(n‑1)。本发明能够实现二阶噪声整形效果,有效抑制信号带内量化噪声和比较器噪声,明显改善SAR ADC的信噪比和无杂散动态范围。
-
公开(公告)号:CN110190853B
公开(公告)日:2023-02-24
申请号:CN201910392465.9
申请日:2019-05-13
Applicant: 东南大学
IPC: H03M1/40
Abstract: 本发明公开了一种基于静态预放积分器的一阶调制器,包括:一个静态预放积分器、一个四输入差分比较器、两个DAC电容阵列、一个模为N的二进制计数器,其中输入差分信号连接静态预放积分器的输入端,且输出端与差分比较器的两个反向输入端相连;差分比较器的两个输出端分别与计数器的输入端、两个DAC电容阵列的输入端相连;两个DAC电容阵列的输出端分别与输入差分信号运算处理后连接至差分比较器的两个正向输入端;将计数器的输出端作为整个调制器的输出。本发明节省了积分操作,节省了大部分积分器带来的功耗,大大加快了比较器的建立速度;一定程度减小了比较器由于亚稳态导致的误判,提升了整个调制器的有效位数,可实现奈奎斯特带宽的ADC性能。
-
-
-
-
-
-
-
-
-