一种防毛刺时钟选择器的时序优化电路

    公开(公告)号:CN202076997U

    公开(公告)日:2011-12-14

    申请号:CN201120084575.8

    申请日:2011-03-28

    Applicant: 东南大学

    Abstract: 一种防毛刺时钟选择器的时序优化电路,防毛刺时钟选择器设有两路时钟信号输入端、时钟选择信号控制端、复位信号端、一个非门以及第一、第二两个与门,第一与门后续连接第一、第二两级寄存器,第二与门后续连接第三、第四两级寄存器,其中,第二寄存器的输出与一路输入时钟作为第三与门的输入端,第四寄存器的输出与另一路输入时钟作为第四与门的输入端,第三与门和第四与门的输出端作为一或门的输入端,或门的输出端为防毛刺时钟选择器的输出时钟,其特征在于:用第一、第二、第三3个与非门分别替换第三与门、第四与门及或门。

    一种面向低功耗应用的动态电压调节系统

    公开(公告)号:CN201887663U

    公开(公告)日:2011-06-29

    申请号:CN201020610929.3

    申请日:2010-11-17

    Applicant: 东南大学

    Abstract: 本实用新型涉及一种面向低功耗应用的动态电压调节系统,其特征在于:该系统包括监测误差的片上监测模块(1)、根据系统实时参数自适应调节电压的自适应电源电压调节模块(2)、直流—直流转换器(3)、确定系统初始电压和缓冲器级数的动态电压调节初值模块(4)、主电路(5)。该方法和系统降低了芯片的工作电压,减小了电压裕度,扩大了芯片工作电压的范围,减小了芯片的功耗。

Patent Agency Ranking