一种传感器信号特征参数的提取方法

    公开(公告)号:CN112130447A

    公开(公告)日:2020-12-25

    申请号:CN202011009015.6

    申请日:2020-09-23

    Abstract: 一种传感器信号特征参数的提取方法,利用K值描述传感器信号的特征参数,并通过模数转换器对传感器信号进行量化提取K值,具体为在采样结束后根据初始预测码字控制量化电容切换形成第一次参考电压与输入电压比较,根据第一次比较结果控制第一位冗余电容切换形成第二次参考电压与输入电压比较,比较两次比较结果,若不同则输出K值为0,否则根据第二次比较结果控制第二位冗余电容切换形成第三次参考电压比较,若比较结果翻转则输出K值为0,否则K值初始化为1,并依次根据初始预测码字加上或减去码字因子后控制量化电容切换形成新的参考电压与输入电压比较,每次操作K值加1,当比较结果翻转或出现溢出情况时输出此时的K值,否则继续。

    一种相位自校正的I/Q正交混频器

    公开(公告)号:CN111953303A

    公开(公告)日:2020-11-17

    申请号:CN202010729460.3

    申请日:2020-07-27

    Abstract: 本发明属于射频集成电路技术领域,具体涉及一种相位自校正的I/Q正交混频器。本发明通过FPGA检测中频IF信号的相位误差,根据误差范围相应调节PAPPF,从而改变本振LO信号的相位,通过改变本振LO信号的相位实现减小中频IF信号的相位误差的目的;再继续检测中频IF信号的相位误差进而调整PAPPA,直至中频IF信号的相位误差达到预期最终输出。与传统正交混频器相比,本发明所用元件更少,片上面积更小功耗更低,相位校正灵活便捷,闪烁噪声低,噪声系数小;采用了可编程的FPGA适应性更佳,不受限于场景的变化,可以广泛应用于各类宽/窄带接收机中。

    一种适用于逐次逼近模数转换器的预测量化方法

    公开(公告)号:CN109150186B

    公开(公告)日:2020-10-27

    申请号:CN201810961055.7

    申请日:2018-08-22

    Abstract: 一种适用于逐次逼近模数转换器的预测量化方法,属于模拟数字转换领域。首先利用DAC模块进行采样保持,然后将上一次量化得到的量化结果用于切换DAC模块中的高位电容阵列的量化电容,分别根据上一次量化结果中为1和为0的码字控制高位电容阵列中量化电容的切换,切换完成之后利用比较器得到第一比较结果,根据第一比较结果切换冗余电容,再利用比较器得到切换冗余电容后的第二比较结果,当第一比较结果和第二比较结果不同时说明预测正确,继续量化剩余位数,当第一比较结果和第二比较结果不同时说明预测错误,将电容阵列复位从最高位开始量化。本发明通过减小预测阶段电容切换过程的功耗而减小了整个量化过程中模数转换器的功耗。

    一种电容耦合斩波放大器
    94.
    发明公开

    公开(公告)号:CN111697928A

    公开(公告)日:2020-09-22

    申请号:CN202010541735.0

    申请日:2020-06-15

    Abstract: 本发明属于集成电路领域,尤其涉及一种电容耦合斩波放大器。本发明通过将纹波抑制环路与跨导自举技术相结合,纹波消除环路将放大器主通路输出中的纹波转化为电流,反馈回运放Gm1的输出端,形成负反馈从而抑制了纹波,并在结合的过程中将纹波抑制环路中的跨导放大器的电流减小了B倍(B跨导自举技术中电流镜的放大倍数);一方面提高运放第一级跨导,降低噪声,同时减少了纹波抑制环路中跨导放大器的尾电流,从而降低了功耗。

    一种电容耦合斩波放大器的交替电容网络

    公开(公告)号:CN111682853A

    公开(公告)日:2020-09-18

    申请号:CN202010541438.6

    申请日:2020-06-15

    Abstract: 本发明属于集成电路领域,尤其涉及一种电容耦合斩波放大器的交替电容网络。本发明通过对输入交替电容和反馈交替电容的设置,不会交替采样正负极输入和输出信号,极大地减小了对电容的充放电,从而极大地提高了输入阻抗,避免使用输入阻抗提升技术,同时减小了输出信号中由于电容充放电产生的尖峰。本发明有利于减小电路面积功耗,降低电路复杂性,并提高信号的质量。

    一种能够提升增益的高线性度动态残差放大器电路

    公开(公告)号:CN111200402A

    公开(公告)日:2020-05-26

    申请号:CN202010101533.4

    申请日:2020-02-19

    Abstract: 一种能够提升增益的高线性度动态残差放大器电路,利用残差放大器主体模块结合增益提升模块实现共模稳定的放大信号,增益提升模块引入共栅管,复位时使残差放大器输出端以及共栅管源端充电到电源电压,共栅管衬底端复位到地;在放大期间,输入对作为跨导级产生与输入相关的放电电流并对共栅管源端电容放电,另外本发明还优选使用衬底电位偏压模块,在放电过程中通过电容使共栅管的衬底跟随源端电压变化,维持源衬电压,利用衬偏效应提高阈值电压;由于两条支路电流大小不同,电容放电速度不同,共栅管开启时刻不同,当共栅管开启后,开始对输出端放电,产生放大信号。本发明在提升电路整体增益的同时还具有高线性度的特性。

    一种随机多相时钟产生电路

    公开(公告)号:CN111181556A

    公开(公告)日:2020-05-19

    申请号:CN202010111017.X

    申请日:2020-02-24

    Abstract: 一种随机多相时钟产生电路,包括随机编码模块、编码队列模块和编码转时钟模块,随机编码模块包括一个第一寄存器,编码队列模块包括M-1个级联的第二寄存器,将M个子时钟信号对应编号,M个编号进行编码并分别作为一个第一寄存器和M-1个第二寄存器的初始存储值;编码队列模块用于在主时钟信号的每个时钟周期将级联的最后一个第二寄存器存储的编码输出到随机编码模块和编码转时钟模块;随机编码模块用于在主时钟信号的每个时钟周期内,从存储在第一寄存器中的编码和编码队列模块输出的编码中随机选择一个编码输出到编码队列模块中级联的第一个第二寄存器;编码转时钟模块用于输出与编码队列模块输出的编码对应的子时钟信号。

    一种比较器输入寄生电容的校正电路

    公开(公告)号:CN106953638B

    公开(公告)日:2020-04-17

    申请号:CN201710176956.0

    申请日:2017-03-22

    Abstract: 本发明公开了一种比较器输入寄生电容的校正电路结构,属于模拟集成电路技术。包括第一校正电容模块401、第二校正电容模块404和一可调偏置电压产生电路405,第一校正电容模块401一端连接比较器的负输入端,另一端连接可调偏置电压产生电路405的输出端;第二校正电容模块404一端连接比较器的正输入端,另一端连接可调偏置电压产生电路405的输出端。本发明的比较器电路经过输入寄生电容校正,使得总比较器的输入等效电容趋于线性化,减小了非线性寄生电容对逐次逼近模拟数字转换器量化结果的影响,有利于高速高精度模拟数字转换器的实现。

    低功耗上电复位掉电复位电路

    公开(公告)号:CN107835006B

    公开(公告)日:2020-02-18

    申请号:CN201711370423.2

    申请日:2017-12-19

    Abstract: 低功耗上电复位掉电复位电路,属于模拟集成电路设计领域。在电源电压上升过程中开关管导通,偏置电路输出端电压低,充电管电流大,快速对充电电容充电,系统快速恢复正常工作;在系统电源电压掉电后,掉电放电管导通放电,当电源掉电后再上升过程中,本发明的输出由低电平向高电平翻转,开关管即第二PMOS管M7导通,偏置电路输出端电压低,充电管电流大,快速对充电电容充电,产生对系统复位信号;在系统正常工作后,本发明的输出为低电平,第二PMOS管M7关断,偏置电路电阻大,偏置电路输出端电压高,偏置电路电流小,降低电路功耗,最终实现低功耗上电复位掉电复位电路。本发明工艺简单,在保持系统正常工作的同时降低了功耗。

    一种自适应调节驱动电压的轻载检测电路

    公开(公告)号:CN106953515B

    公开(公告)日:2019-05-10

    申请号:CN201710176717.5

    申请日:2017-03-23

    Abstract: 本发明涉及开关电源中驱动电压的调节技术领域,具体为一种自适应调节驱动电压的轻载检测电路。包括钳位电压产生模块,电平转换模块和使能无效控制模块。钳位电压产生模块输出钳位电压信号CLAMP控制驱动电路,钳位驱动电路的输出电压;使能无效控制模块输出使能无效信号,将驱动电路输出拉为最低电平,并且关断芯片内部可关断电路;电平转换模块产生低于电源电压的信号,作为钳位电压产生模块的高压地电位。本发明通过负载检测,输出可调的驱动电压和使能无效控制信号,对负载为轻载或空载情况下,优化系统效率;同时当功率开关管状态切换,驱动电压调节技术能提高系统的性能和稳定性。

Patent Agency Ranking