-
公开(公告)号:CN102611429B
公开(公告)日:2015-05-06
申请号:CN201210001121.9
申请日:2012-01-05
Applicant: 福州大学
IPC: H03K19/094
Abstract: 本发明涉及集成电路技术领域,特别是一种基于阈值逻辑的SET/MOS混合结构的加法器,其仅由2个阈值逻辑门和1个反相器构成,共消耗3个PMOS管,3个NMOS管和3个SET。输入输出电压间具有较好的兼容性,输出电压摆幅为0.67V,有利于驱动下一级的电路,能够与其它电路进行集成设计。整个电路的平均功耗仅为20nW。与传统的基于CMOS技术的加法器相比,电路功耗明显下降,管子数目得到了一定的减少,电路结构得到了进一步的简化。该加法器能够作为一个基本的算术单元,在数字信号处理器,微处理器,微控制器以及存储器等系统中得到应用,有利于进一步降低电路功耗,节省芯片面积,提高电路的集成度。
-
公开(公告)号:CN102545881B
公开(公告)日:2014-10-01
申请号:CN201210001125.7
申请日:2012-01-05
Applicant: 福州大学
IPC: G06F7/523 , H03K19/094
Abstract: 本发明涉及集成电路技术领域,特别是一种基于阈值逻辑的SET/MOS混合结构2位乘法器仅由5个阈值逻辑门,1个反相器和1个异或门构成,共消耗7个PMOS管,7个NMOS管和6个SET。整个电路的平均功耗仅为46nW。与基于布尔逻辑的CMOS乘法器相比,管子数目大大减少,功耗显著降低,电路结构得到了进一步的简化,有利于节省芯片的面积,提高电路的集成度,有望在微处理器、数字信号处理器和图像引擎中有得到广泛的应用。
-
公开(公告)号:CN102571076A
公开(公告)日:2012-07-11
申请号:CN201210001122.3
申请日:2012-01-05
Applicant: 福州大学
Abstract: 本发明涉及集成电路技术领域,特别是一种基于阈值逻辑的SET/MOS混合结构的7-3计数器,包括一个七输入阈值逻辑门、一个八输入阈值逻辑门和一个九输入阈值逻辑门;该电路仅由3个阈值逻辑门和2个反相器构成,共消耗5个PMOS管,5个NMOS管和3个SET。而基于布尔逻辑的CMOS7-3计数器则要消耗194个晶体管。整个电路的平均功耗仅为6.92nW。相比而言,本发明提出的7-3计数器管子数目大大减少,电路功耗显著降低,电路结构得到了进一步的简化,有望应用于乘法器、多输入加法器以及数字信号处理器中。
-
-
公开(公告)号:CN102571064A
公开(公告)日:2012-07-11
申请号:CN201210001141.6
申请日:2012-01-05
Applicant: 福州大学
IPC: H03K19/0175
Abstract: 本发明涉及集成电路技术领域,特别是一种基于SET/MOS混合结构的二进制码-格雷码转换器,其包括四信号输入端以及三个二输入SET/MOS混合电路,仅消耗3个PMOS管,3个NMOS管和3个SET。整个电路的平均功耗仅为19.9nW。输入输出电压具有较好的兼容性,具有较大的输出摆幅,有利于驱动下一级的电路,能够与其它电路进行集成设计。与传统基于CMOS器件的二进制码-格雷码转换器相比,电路功耗明显下降,管子数目得到了一定的减少,电路结构得到了进一步的简化。该二进制码-格雷码转换器能够作为接口电路,在有限状态机、存储器等电路中得到应用,有利于进一步降低电路功耗,节省芯片面积,提高电路的集成度。
-
公开(公告)号:CN102545882A
公开(公告)日:2012-07-04
申请号:CN201210001142.0
申请日:2012-01-05
Applicant: 福州大学
IPC: H03K19/094
Abstract: 本发明涉及集成电路技术领域,特别是一种由纳米器件组成的基于SET/MOS混合结构的可重构阈值逻辑单元。其由一个四输入的SET/MOS混合电路和第一、二反相器构成,所述的第一、二反相器的输出端各自与所述SET/MOS混合电路的一输入端连接;其通过对输入端的偏置,该逻辑单元就能够实现或、或非、与、与非逻辑功能,而不需要改变电路的器件参数。该可重构阈值逻辑单元结构简单、功耗低、集成度高,同时具有较高的可重构特性,能够有效地实现同一单元的不同逻辑功能。这些特点使得该可重构阈值逻辑单元能够应用于FPGA、人工神经网络等低功耗、高集成度超大规模集成电路中。
-
公开(公告)号:CN102571064B
公开(公告)日:2015-09-09
申请号:CN201210001141.6
申请日:2012-01-05
Applicant: 福州大学
IPC: H03K19/0175
Abstract: 本发明涉及集成电路技术领域,特别是一种基于SET/MOS混合结构的二进制码-格雷码转换器,其包括四信号输入端以及三个二输入SET/MOS混合电路,仅消耗3个PMOS管,3个NMOS管和3个SET。整个电路的平均功耗仅为19.9nW。输入输出电压具有较好的兼容性,具有较大的输出摆幅,有利于驱动下一级的电路,能够与其它电路进行集成设计。与传统基于CMOS器件的二进制码-格雷码转换器相比,电路功耗明显下降,管子数目得到了一定的减少,电路结构得到了进一步的简化。该二进制码-格雷码转换器能够作为接口电路,在有限状态机、存储器等电路中得到应用,有利于进一步降低电路功耗,节省芯片面积,提高电路的集成度。
-
公开(公告)号:CN102594298B
公开(公告)日:2015-03-04
申请号:CN201210048026.4
申请日:2012-02-29
Applicant: 福州大学
Abstract: 本发明涉及集成电路技术领域,特别是一种基于负微分电阻特性的混合SETCMOSD触发器,该结构的重点是利用SET与CMOS组成的混合电路产生两种变化方向相反的NDR特性,并利用该特性构成两个用于存储电压值的稳态点,实现锁存器的功能,并通过级联两个锁存器实现D触发器功能。与传统的D触发器相比,本发明采用的基于负微分电阻特性的混合SET/CMOSD边沿触发器极大的降低了电路的功耗,并提高了电路的集成度。
-
公开(公告)号:CN102611429A
公开(公告)日:2012-07-25
申请号:CN201210001121.9
申请日:2012-01-05
Applicant: 福州大学
IPC: H03K19/094
Abstract: 本发明涉及集成电路技术领域,特别是一种基于阈值逻辑的SET/MOS混合结构的加法器,其仅由2个阈值逻辑门和1个反相器构成,共消耗3个PMOS管,3个NMOS管和3个SET。输入输出电压间具有较好的兼容性,输出电压摆幅为0.67V,有利于驱动下一级的电路,能够与其它电路进行集成设计。整个电路的平均功耗仅为20nW。与传统的基于CMOS技术的加法器相比,电路功耗明显下降,管子数目得到了一定的减少,电路结构得到了进一步的简化。该加法器能够作为一个基本的算术单元,在数字信号处理器,微处理器,微控制器以及存储器等系统中得到应用,有利于进一步降低电路功耗,节省芯片面积,提高电路的集成度。
-
公开(公告)号:CN102545881A
公开(公告)日:2012-07-04
申请号:CN201210001125.7
申请日:2012-01-05
Applicant: 福州大学
IPC: H03K19/094
Abstract: 本发明涉及集成电路技术领域,特别是一种基于阈值逻辑的SET/MOS混合结构2位乘法器仅由5个阈值逻辑门,1个反相器和1个异或门构成,共消耗7个PMOS管,7个NMOS管和6个SET。整个电路的平均功耗仅为46nW。与基于布尔逻辑的CMOS乘法器相比,管子数目大大减少,功耗显著降低,电路结构得到了进一步的简化,有利于节省芯片的面积,提高电路的集成度,有望在微处理器、数字信号处理器和图像引擎中有得到广泛的应用。
-
-
-
-
-
-
-
-
-