半导体装置及其制造方法

    公开(公告)号:CN109863581B

    公开(公告)日:2022-04-26

    申请号:CN201780063822.6

    申请日:2017-10-04

    Abstract: 半导体装置具备:半导体基板(10),具有二极管形成区域(Di);第一导电型的上部扩散区域(20、50、70),形成于二极管形成区域中的半导体基板的主面(10a)的表层;以及第二导电型的下部扩散区域(30、60、80),形成于在半导体基板的深度方向上相对于主面比上部扩散区域深的位置,且杂质浓度比半导体基板的杂质浓度高。另外,下部扩散区域在比主面深的位置形成与上部扩散区域接合的PN结面(S),并且在二极管形成区域中的下部扩散区域的杂质浓度特性中,具有表示浓度的极大值的极大点(P、P1、P2)。

    半导体装置及其制造方法

    公开(公告)号:CN109863581A

    公开(公告)日:2019-06-07

    申请号:CN201780063822.6

    申请日:2017-10-04

    Abstract: 半导体装置具备:半导体基板(10),具有二极管形成区域(Di);第一导电型的上部扩散区域(20、50、70),形成于二极管形成区域中的半导体基板的主面(10a)的表层;以及第二导电型的下部扩散区域(30、60、80),形成于在半导体基板的深度方向上相对于主面比上部扩散区域深的位置,且杂质浓度比半导体基板的杂质浓度高。另外,下部扩散区域在比主面深的位置形成与上部扩散区域接合的PN结面(S),并且在二极管形成区域中的下部扩散区域的杂质浓度特性中,具有表示浓度的极大值的极大点(P、P1、P2)。

    半导体装置及其制造方法

    公开(公告)号:CN108885999B

    公开(公告)日:2021-06-25

    申请号:CN201780020496.0

    申请日:2017-03-13

    Abstract: 在PchMOSFET(20)的N型体层(21)的表层部具备埋入N型区域(21a)。由此,能够使阈值电压Vt下降。此外,关于N型体层(21)中的埋入N型区域(21a)以外的部分,由于能够使N型杂质浓度仍然比较高,所以能够在确保导通耐压的状态下使阈值电压Vt下降。进而,由于由N型的有源层(33)构成了累积区域,所以不会在P型漂移层(23)中局部地形成高浓度的部分。因而,能够防止如在P型漂移层(23)中产生局部地成为高浓度的部分的情况那样、等势线成为集中的分布而产生由电场集中导致的耐压下降。

Patent Agency Ranking