放大电路
    3.
    发明授权

    公开(公告)号:CN1219352C

    公开(公告)日:2005-09-14

    申请号:CN02156091.9

    申请日:2002-12-16

    Inventor: 河合贤 小岛诚

    CPC classification number: H02M3/073 H02M2003/075

    Abstract: 一种放大电路,用于不挥发性半导体存储器或集成电路。它即使是在使用低电压电源而使放大时钟信号的振幅变小时,也确保正常的放大操作而维持电流的供应能力。在放大元件14内配置电压复原电路4,它从设置在放大电路14上的复原端子R接收栅极电压复原信号。该复原信号,放大电压从高电压向低电压骤然变迁的时候,或者是电源瞬时停止后再起动时被激活。电压复原电路4,在上述栅极电压复原信号处于激活状态时,将电荷传送晶体管M1的栅极端子接地,将电荷传送晶体管M1的栅极电位Vg复原到接地电位Vss。因此,即使是开关晶体管M2常处于切断状态,可防止电荷传送晶体管M1栅极上高电压残存的原因的放大操作的不适合。

    交叉点型非易失性存储装置及其成形方法

    公开(公告)号:CN103339682B

    公开(公告)日:2015-07-29

    申请号:CN201280007370.7

    申请日:2012-11-13

    Abstract: 读出放大器电路(7)具有潜行电流补偿用负载电流供给部(8),对由列选择电路(6)所选择的位线(4)选择性地切换电流量不同的负载电流并供给,在流入列选择电路(6)所选择的位线(4)的电流量比标准电流量多的情况下,输出‘L’电平,在比标准电流量少的情况下,输出‘H’电平。控制电路(18)在选择了规定的存储器单元(2)的状态下,在对规定的存储器单元(2)施加成形之前,按照如下方式控制写入电路(15):将负载电流的电流量调整为使读出放大器电路(7)的输出为‘H’电平的规定的电流量之后,供给规定的电流量的负载电流,并且对规定的存储器单元(2)施加成形脉冲直到读出放大器电路(7)的输出变为‘L’电平为止。

    电阻变化型非易失性存储装置

    公开(公告)号:CN102918600A

    公开(公告)日:2013-02-06

    申请号:CN201280001064.2

    申请日:2012-05-30

    Abstract: 本发明的电阻变化型非易失性存储装置(100)具备配置在多个第一信号线与多个第二信号线之间的交叉点上的多个存储单元(10),多个存储单元(10)分别包括电阻变化元件(1)以及与电阻变化元件(1)串联连接的电流控制元件(2),电阻变化型非易失性存储装置(100)具备写入电路(105)、行选择电路(103)及列选择电路(104),写入电路(105)按以下顺序依次选择块(120),并对所选择的块(120)中包含的多个存储单元(10)进行初始击穿,该顺序为:从配置在与行选择电路(103)及列选择电路(104)中的一方电路远的位置上的块(120)向配置在与上述一方电路近的位置上的块(120)的顺序。

    电阻变化型非易失性元件的写入方法及存储装置

    公开(公告)号:CN102822901A

    公开(公告)日:2012-12-12

    申请号:CN201280000807.4

    申请日:2012-03-22

    Abstract: 本发明的电阻变化型非易失性存储元件的写入方法是通过对包括电阻变化元件的存储器单元施加电压脉冲而使电阻变化元件根据所施加的电压脉冲的极性在第1电阻状态与第2电阻状态之间可逆地变化的写入方法,包括第1电阻状态化步骤,该第1电阻状态化步骤包括:在使电阻变化元件从第2电阻状态向第1电阻状态变化时,对电阻变化元件施加电压绝对值比第2电压脉冲(VL)小且极性不同于第1电压脉冲(VH)的第1电阻化预电压脉冲(VLpr)的第1步骤;以及之后施加第1电压脉冲(VH)的第2步骤。

Patent Agency Ranking