感应器件
    3.
    发明公开

    公开(公告)号:CN101326597A

    公开(公告)日:2008-12-17

    申请号:CN200780000529.1

    申请日:2007-03-19

    Abstract: 本发明提供一种感应器件,在焊接安装时等,即使在零件全体受热的状况下,也不会对磁性体产生局部的应力,可以实现较高的可靠性。为此,包括基体(5)、形成于该基体(5)内的线圈(6)、电连接于该线圈(6)的端子(7)、(8),在基体(5)内形成与线圈(6)的卷绕平面大致平行地配置的磁性体层(9A、9B),以热膨胀/收缩率均一的材料覆盖磁性体层(9A、9B)的全体。

    多联扼流圈及使用多联扼流圈的电子设备

    公开(公告)号:CN1692457A

    公开(公告)日:2005-11-02

    申请号:CN200380100601.X

    申请日:2003-12-11

    Abstract: 本发明涉及各种电子设备所使用的多联扼流圈及使用多联扼流圈的电子设备,尤其是电源设备。本发明的多联扼流圈由配置了多个端子一体型线圈(1)、(4)并具有规定的位置关系的线圈组和将上述线圈组埋设在磁性体内部的磁性体(7)构成;上述端子一体线圈(1)、(4)由规定的展开形状构成的金属平板经弯折形成。上述线圈组的配置为,将上述线圈并排排列从而使构成上述线圈组的多个上述线圈的中心轴相互平行,同时,从多个上述线圈(1)、(4)中选择的至少一个线圈的中心点与上述所选择的线圈以外的线圈的中心点的高度不同。这样,可做成整体为薄型、并且可在高频段以大电流工作的多联扼流圈。

    扼流线圈
    5.
    发明授权

    公开(公告)号:CN1123018C

    公开(公告)日:2003-10-01

    申请号:CN95190344.6

    申请日:1995-04-21

    CPC classification number: H01F3/10 H01F37/00

    Abstract: 本发明涉及一种家用与工业电子设备所使用的用于防止谐波畸变的扼流线圈,其目的是减小设备尺寸、减小漏磁通以及实现优良的高频特性。其包括第一磁芯与第二磁芯,构成闭合磁路或断开磁路,第一线圈,第二线圈以及第三线圈,其中第一线圈缠绕在第一磁芯上,第二线圈缠绕在第二磁芯上,第三线圈以包裹第一磁芯与第二磁芯这样的方式缠绕,防止谐波畸变所要求的电感值由磁路结构保证。提供一个共态扼流线圈的功能,以增加耦合系数,并减小系统尺寸及漏磁通。

    多联扼流圈及使用多联扼流圈的电子设备

    公开(公告)号:CN100341081C

    公开(公告)日:2007-10-03

    申请号:CN200380100601.X

    申请日:2003-12-11

    Abstract: 本发明涉及各种电子设备所使用的多联扼流圈及使用多联扼流圈的电子设备,尤其是电源设备。本发明的多联扼流圈由配置了多个端子一体型线圈(1)、(4)并具有规定的位置关系的的线圈组和将上述线圈组埋设在磁性体内部的磁性体(7)构成;上述端子一体线圈(1)、(4)由规定的展开形状构成的金属平板经弯折形成。上述线圈组的配置为,将上述线圈并排排列从而使构成上述线圈组的多个上述线圈的中心轴相互平行,同时,从多个上述线圈(1)、(4)中选择的至少一个线圈的中心点与上述所选择的线圈以外的线圈的中心点的高度不同。这样,可做成整体为薄型、并且可在高频段以大电流工作的多联扼流圈。

    扼流线圈
    8.
    发明公开

    公开(公告)号:CN1127568A

    公开(公告)日:1996-07-24

    申请号:CN95190344.6

    申请日:1995-04-21

    CPC classification number: H01F3/10 H01F37/00

    Abstract: 本发明涉及一种家用与工业电子设备所使用的用于防止谐波畸变的扼流线圈,其目的是减小设备尺寸、减小漏磁通以及实现优良的高频特性。其包括第一磁芯与第二磁芯,构成闭合磁路或断开磁路,第一线圈,第二线圈以及第三线圈,其中第一线圈缠绕在第一磁芯上,第二线圈缠绕在第二磁芯上,第三线圈以包裹第一磁芯与第二磁芯这样的方式缠绕,防止谐波畸变所要求的电感值由磁路结构保证。提供一个共态扼流线圈的功能,以增加耦合系数,并减小系统尺寸及漏磁通。

Patent Agency Ranking