基因芯片图像的自动对比度增强方法

    公开(公告)号:CN104616264A

    公开(公告)日:2015-05-13

    申请号:CN201510072881.2

    申请日:2015-02-12

    Applicant: 厦门大学

    Abstract: 本发明公开一种基因芯片图像的自动对比度增强方法,其包括如下步骤:步骤1:将待处理的基因芯片图像进行数字处理,用f(x,y)表示数字处理过的基因芯片图像灰度值;步骤2:统计背景灰度值k;步骤3:计算图像对比度C;步骤4:对图像灰度值f(x,y)进行扫描,如果f(x,y)≤k,则判断该像素点是背景,则保留图像内容,如果f(x,y)>k,则代表该像素点为基因点则进行对比度增强;利用步骤3计算得到的图像对比度值C,获得增强倍数10000/C,具体增强过程为 本发明采用上述步骤,具有如下优点:1、不需要任何参数输入;2、自适应实现对比度增强;3、大幅度提高基因芯片图像处理精度;4、适应性广,可以适用于各种类型基因芯片图像。

    基于MPC8260处理器的嵌入式通信模块

    公开(公告)号:CN104881393B

    公开(公告)日:2018-04-13

    申请号:CN201510290249.5

    申请日:2015-05-31

    Applicant: 厦门大学

    Abstract: 基于MPC8260处理器的嵌入式通信模块,涉及通信模块。设有MPC8260处理器、存储器、CPM处理部分、显示及键盘模块;存储器设有配置、程序、数据、ATM链表和IIC存储器;CPM处理部分设有以太网接口、HDLC接口、LXT971接口;显示及键盘模块设有FPGA芯片、显示存储器、配置芯片;处理器通过60X总线与配置、程序和数据存储器连接,通过LOCAL总线与ATM链表存储器连接,通过IIC总线与IIC存储器连接;处理器的通信处理器输出端口分别与以太网、HDLC和LXT971接口连接;处理器通过60X总线与FPGA芯片的CPU接口连接,FPGA芯片的内存管理接口与显示存储器连接。

    基因芯片图像的自动对比度增强方法

    公开(公告)号:CN104616264B

    公开(公告)日:2017-12-19

    申请号:CN201510072881.2

    申请日:2015-02-12

    Applicant: 厦门大学

    Abstract: 本发明公开一种基因芯片图像的自动对比度增强方法,其包括如下步骤:步骤1:将待处理的基因芯片图像进行数字处理,用f(x,y)表示数字处理过的基因芯片图像灰度值;步骤2:统计背景灰度值k;步骤3:计算图像对比度C;步骤4:对图像灰度值c进行扫描,如果判断是背景,则保留图像内容,如果判断是基因点,则进行对比度增强,增强过程为本发明采用上述步骤,具有如下优点:1、不需要任何参数输入;2、自适应实现对比度增强;3、大幅度提高基因芯片图像处理精度;4、适应性广,可以适用于各种类型基因芯片图像。

    基于MPC8260处理器的嵌入式通信模块

    公开(公告)号:CN104881393A

    公开(公告)日:2015-09-02

    申请号:CN201510290249.5

    申请日:2015-05-31

    Applicant: 厦门大学

    Abstract: 基于MPC8260处理器的嵌入式通信模块,涉及通信模块。设有MPC8260处理器、存储器、CPM处理部分、显示及键盘模块;存储器设有配置、程序、数据、ATM链表和IIC存储器;CPM处理部分设有以太网接口、HDLC接口、LXT971接口;显示及键盘模块设有FPGA芯片、显示存储器、配置芯片;处理器通过60X总线与配置、程序和数据存储器连接,通过LOCAL总线与ATM链表存储器连接,通过IIC总线与IIC存储器连接;处理器的通信处理器输出端口分别与以太网、HDLC和LXT971接口连接;处理器通过60X总线与FPGA芯片的CPU接口连接,FPGA芯片的内存管理接口与显示存储器连接。

    一种嵌入式通信模块
    5.
    实用新型

    公开(公告)号:CN204613937U

    公开(公告)日:2015-09-02

    申请号:CN201520363459.8

    申请日:2015-05-31

    Applicant: 厦门大学

    Abstract: 一种嵌入式通信模块,涉及通信模块。设有MPC8260处理器、存储器、CPM处理部分、显示及键盘模块;存储器设有配置、程序、数据、ATM链表和IIC存储器;CPM处理部分设有以太网接口、HDLC接口、LXT971接口;显示及键盘模块设有FPGA芯片、显示存储器、配置芯片;处理器通过60X总线与配置、程序和数据存储器连接,通过LOCAL总线与ATM链表存储器连接,通过IIC总线与IIC存储器连接;处理器的通信处理器输出端口分别与以太网、HDLC和LXT971接口连接;处理器通过60X总线与FPGA芯片的CPU接口连接,FPGA芯片的内存管理接口与显示存储器连接。

    一种全制式移动通信网络引入系统

    公开(公告)号:CN204425662U

    公开(公告)日:2015-06-24

    申请号:CN201520171211.1

    申请日:2015-03-25

    Applicant: 厦门大学

    Abstract: 本实用新型涉及一种全制式移动通信网络引入系统,各运营商的网络信号通过光纤传输,再由基站经POI设备合路后,通过泄漏同轴电缆覆盖,POI设备设置有至少一个上行端口与一个下行端口,上行信号从上行端口接出后,经上行耦合器分成两路,一路与上行天线连接,另一路与上行泄漏同轴电缆连接;下行天线接入的下行信号与下行泄漏同轴电缆接入的下行信号,经下行耦合器合成一路,接入下行端口。本实用新型对轻轨线路地下车站及隧道的公用移动通信系统和公安、消防无线通信系统,引入多系统合路平台(POI)来解决现有技术存在的问题,采用光纤把信号传到地下车站,再由基站通过某种传播方式覆盖。

Patent Agency Ranking