-
公开(公告)号:CN114036085A
公开(公告)日:2022-02-11
申请号:CN202111120018.1
申请日:2021-09-24
Applicant: 北京无线电测量研究所
Inventor: 陈利群
Abstract: 本发明公开一种基于DDR4的多任务读写调度方法、计算机设备及存储介质。在一个具体实施方式中,该方法包括DDR4控制器等待读模块或写模块发送的读或写请求;当所述DDR4控制器判断请求存在时,根据优先级锁存请求;判断进入读操作还是进入写操作;根据读操作或写操作的规则进行读指令或者写指令操作;调整读指令操作或写指令操作的优先级,等待下一个读模块或写模块发送的读或写请求,重复上述操作,直到该帧结束,开始下一帧操作。该实施方式,通过DDR4缓存控制器调度,通过数据的碎片化多帧多包数据处理,实现接口的读写复用,从而可应用于雷达目标模拟器系统中,实现多通道的回波采样和数据回放。
-
公开(公告)号:CN113054953B
公开(公告)日:2022-08-09
申请号:CN202110319490.1
申请日:2021-03-25
Applicant: 北京无线电测量研究所
Abstract: 本发明公开了一种宽带波形产生组件和方法,所述组件包括:FPGA可编程逻辑处理器、高速ADC和高速DAC;所述FPGA可编程逻辑器用于接收外部控制信号和所述高速ADC输入的采样数据,根据所述输入控制信号实时产生线性调频信号并进行失真和滤波处理后转换为串行信号输出至所述高速DAC,所述高速DAC对其进行数模转换后输出宽带波形信号。本发明在FPGA可编程逻辑器内实现了多通道参数化波形产生模块、预失真滤波器模块和滤波器系数计算模块,不仅可以实时、参数化产生任意带宽、脉宽的宽带线性调频波形,而且可以自适应预失真,提高组件的预失真的效率。
-
公开(公告)号:CN113541719A
公开(公告)日:2021-10-22
申请号:CN202110666360.5
申请日:2021-06-16
Applicant: 北京无线电测量研究所
Abstract: 本发明的一个实施例公开了一种基于ZYNQ的开放式多通道数字收发组件和方法,包括:ZYNQ系统、多通道ADC和多通道DAC;其中,所述ZYNQ系统包括:PS模块、PL模块和AXI总线模块;PS模块用于接收远程控制信号,并对接收到的远程控制信号进行计算和提取得到控制信息和波形数据,再通过AXI总线模块将所述控制信息以及波形数据发送给所述PL模块;所述PL模块用于接收输入时钟信号,并根据接收的控制信息对来自所述多通道ADC的数据进行数字下变频及预处理,并将经过处理后的数据打包输出;所述PL模块还用于对接收到的波形数据进行调制,并将调制后的波形数据发送给所述多通道DAC,所述AXI总线模块为PS模块和PL模块之间的数据传输通道。
-
公开(公告)号:CN113156387A
公开(公告)日:2021-07-23
申请号:CN202110471271.5
申请日:2021-04-29
Applicant: 北京无线电测量研究所
IPC: G01S7/40
Abstract: 本发明的一个实施例公开了一种雷达目标模拟组件和雷达检验方法,所述组件包括:模数转换器、控制器、FPGA、M组DDR4存储器和M个数模转换器;所述模数转换器用于对输入的雷达中频信号进行采样,并对采样的雷达中频信号进行模数转换后输送给所述FPGA;所述控制器用于向FPGA提供参数;所述FPGA用于对接收到的雷达中频信号进行处理生成M个目标回波信号,并将所述M个目标回波信号分别输送给所述M个数模转换器;所述M组DDR4存储器与所述FPGA相连用于存储FPGA对所述雷达中频信号进行处理的过程中产生的雷达有效信号;所述M个数模转换器用于将各自接收到的目标回波信号进行数模转换后发送给雷达。
-
公开(公告)号:CN114036085B
公开(公告)日:2024-04-12
申请号:CN202111120018.1
申请日:2021-09-24
Applicant: 北京无线电测量研究所
Inventor: 陈利群
Abstract: 本发明公开一种基于DDR4的多任务读写调度方法、计算机设备及存储介质。在一个具体实施方式中,该方法包括DDR4控制器等待读模块或写模块发送的读或写请求;当所述DDR4控制器判断请求存在时,根据优先级锁存请求;判断进入读操作还是进入写操作;根据读操作或写操作的规则进行读指令或者写指令操作;调整读指令操作或写指令操作的优先级,等待下一个读模块或写模块发送的读或写请求,重复上述操作,直到该帧结束,开始下一帧操作。该实施方式,通过DDR4缓存控制器调度,通过数据的碎片化多帧多包数据处理,实现接口的读写复用,从而可应用于雷达目标模拟器系统中,实现多通道的回波采样和数据回放。
-
公开(公告)号:CN116893390A
公开(公告)日:2023-10-17
申请号:CN202310768539.0
申请日:2023-06-27
Applicant: 北京无线电测量研究所
Abstract: 本发明公开一种S波段多通道宽带信号产生装置包括频综组件用于根据参考时钟或本地晶振产生并输出时钟信号、一本振信号和二本振信号;控制组件用于接收所述频综组件输出的时钟信号并输出系统同步参考信号和同步信号,并与上位机连接接收控制信息并产生控制参数,接收波形数据,并将波形数据存储到eMMc存储单元中;多个宽带波形组件每个所述宽带波形组件基于所述时钟信号、系统同步参考信号和波形数据,产生多路同步参考信号和多路中频宽带波形,并向控制组件输出1路同步参考信号;多个上变频组件,每个上变频组件接收来自与其对应的宽带波形组件的多路中频宽带波形信号、来自频综组件的一本振信号和二本振信号进行两次混频产生S波段宽带信号。
-
公开(公告)号:CN113156387B
公开(公告)日:2023-05-09
申请号:CN202110471271.5
申请日:2021-04-29
Applicant: 北京无线电测量研究所
IPC: G01S7/40
Abstract: 本发明的一个实施例公开了一种雷达目标模拟组件和雷达检验方法,所述组件包括:模数转换器、控制器、FPGA、M组DDR4存储器和M个数模转换器;所述模数转换器用于对输入的雷达中频信号进行采样,并对采样的雷达中频信号进行模数转换后输送给所述FPGA;所述控制器用于向FPGA提供参数;所述FPGA用于对接收到的雷达中频信号进行处理生成M个目标回波信号,并将所述M个目标回波信号分别输送给所述M个数模转换器;所述M组DDR4存储器与所述FPGA相连用于存储FPGA对所述雷达中频信号进行处理的过程中产生的雷达有效信号;所述M个数模转换器用于将各自接收到的目标回波信号进行数模转换后发送给雷达。
-
公开(公告)号:CN113054953A
公开(公告)日:2021-06-29
申请号:CN202110319490.1
申请日:2021-03-25
Applicant: 北京无线电测量研究所
Abstract: 本发明公开了一种宽带波形产生组件和方法,所述组件包括:FPGA可编程逻辑处理器、高速ADC和高速DAC;所述FPGA可编程逻辑器用于接收外部控制信号和所述高速ADC输入的采样数据,根据所述输入控制信号实时产生线性调频信号并进行失真和滤波处理后转换为串行信号输出至所述高速DAC,所述高速DAC对其进行数模转换后输出宽带波形信号。本发明在FPGA可编程逻辑器内实现了多通道参数化波形产生模块、预失真滤波器模块和滤波器系数计算模块,不仅可以实时、参数化产生任意带宽、脉宽的宽带线性调频波形,而且可以自适应预失真,提高组件的预失真的效率。
-
公开(公告)号:CN110954879A
公开(公告)日:2020-04-03
申请号:CN201911213294.5
申请日:2019-12-02
Applicant: 北京无线电测量研究所
IPC: G01S7/40
Abstract: 本发明公开了一种移动门限的数字检波方法及系统,所述方法包括:接收波形信号并得到所述波形信号的功率数据;若所述功率数据大于初始门限值,则根据所述功率数据得到第一门限值并替换所述初始门限值,若所述功率数据连续小于等于所述初始门限值的次数达到预设次数,则根据预设次数的功率数据得到第二门限值并替换所述初始门限值;根据所述门限值进行数字检波,本发明可提供一种门限可自适应移动的数字检波方案,解决大动态范围内由于避免频谱泄露而造成的误检波问题。
-
公开(公告)号:CN110954879B
公开(公告)日:2022-09-20
申请号:CN201911213294.5
申请日:2019-12-02
Applicant: 北京无线电测量研究所
IPC: G01S7/40
Abstract: 本发明公开了一种移动门限的数字检波方法及系统,所述方法包括:接收波形信号并得到所述波形信号的功率数据;若所述功率数据大于初始门限值,则根据所述功率数据得到第一门限值并替换所述初始门限值,若所述功率数据连续小于等于所述初始门限值的次数达到预设次数,则根据预设次数的功率数据得到第二门限值并替换所述初始门限值;根据所述门限值进行数字检波,本发明可提供一种门限可自适应移动的数字检波方案,解决大动态范围内由于避免频谱泄露而造成的误检波问题。
-
-
-
-
-
-
-
-
-