一种SOIESD两级保护网络
    1.
    发明公开

    公开(公告)号:CN104465651A

    公开(公告)日:2015-03-25

    申请号:CN201410712386.9

    申请日:2014-11-28

    Abstract: 本发明提供一种SOI ESD两级保护网络,包括:第一级保护网络,由第一二极管及第二二极管组成;第二级保护网络,包括PMOS晶体管、外接电阻、缓冲电阻和硅控整流器,其中,所述缓冲电阻的第一端接保护网络的输入端,第二端接所述硅控整流器的P型层及N阱区,并作为保护网络的输出端,所述PMOS晶体管的栅端和体端接电源线,源端接保护网络的输入端,漏端接所述外接电阻的第一端,并与所述硅控整流器的P阱区连接,所述外接电阻的第二端接地线,所述硅控整流器的N型层接地线。本项发明的SOI硅控整流器采用动态触发的原理,可以大大提高二级保护的反应速度,并大大降低内部电路栅击穿的可能性。

    一种SOIESD两级保护网络
    2.
    发明公开

    公开(公告)号:CN104409456A

    公开(公告)日:2015-03-11

    申请号:CN201410708799.X

    申请日:2014-11-28

    Abstract: 本发明提供一种SOIESD两级保护网络,包括:第一级保护网络,由第一二极管及第二二极管组成;第二级保护网络,包括缓冲电阻、PMOS晶体管、NMOS晶体管以及偏置电阻,其中,所述缓冲电阻的第一端接保护网络的输入端,第二端接NMOS晶体管的漏极,所述PMOS晶体管的栅极及体区接电源线,源极接保护网络的输入端,漏极接NMOS晶体管的栅极及体区,并通过所述偏置电阻连接至地线,所述NMOS晶体管的源极接地线。本发明利用在ESD放电过程中在泄放通路中自然产生的电压降来迅速导通二级保护网络中的PMOS器件,从而触发动态阈值NMOS器件,提高二级保护网络的反应速度,大大降低内部电路栅被击穿的可能性。

    一种SOI ESD两级保护网络
    3.
    发明授权

    公开(公告)号:CN104465651B

    公开(公告)日:2017-06-16

    申请号:CN201410712386.9

    申请日:2014-11-28

    Abstract: 本发明提供一种SOI ESD两级保护网络,包括:第一级保护网络,由第一二极管及第二二极管组成;第二级保护网络,包括PMOS晶体管、外接电阻、缓冲电阻和硅控整流器,其中,所述缓冲电阻的第一端接保护网络的输入端,第二端接所述硅控整流器的P型层及N阱区,并作为保护网络的输出端,所述PMOS晶体管的栅端和体端接电源线,源端接保护网络的输入端,漏端接所述外接电阻的第一端,并与所述硅控整流器的P阱区连接,所述外接电阻的第二端接地线,所述硅控整流器的N型层接地线。本项发明的SOI硅控整流器采用动态触发的原理,可以大大提高二级保护的反应速度,并大大降低内部电路栅击穿的可能性。

Patent Agency Ranking