-
公开(公告)号:CN118473727A
公开(公告)日:2024-08-09
申请号:CN202410548347.3
申请日:2024-05-06
申请人: 中国电子科技集团公司第十研究所
IPC分类号: H04L9/40 , H04L41/12 , H04L41/0803 , H04L49/111
摘要: 本发明提供一种嵌入式异构集群系统扩展的互联认证方法,包括:接收事件上报;指定需扩展的空闲交换端口;判断空闲交换端口是否有插入事件上报,有则继续进入控制器局域网总线监听,否则继续等待接入新系统;控制器局域网总线监听过程中,判断新增系统是否有控制器接入:若没有,新增系统不带控制器,更新网络拓扑结构,两系统合并,主控不变;若有,判断新增系统的控制器是否有接替原系统主控制器的意愿:若没有,则两系统合并,主控不变;若有,两系统合并,主控制程序迁移到新增系统的主控制器上,完成系统扩展互联认证。本发明能够实现嵌入式异构集群系统快速扩展,自动认证功能,并且扩展灵活,支持异构系统全向、无穷互联。
-
公开(公告)号:CN106230738B
公开(公告)日:2019-03-19
申请号:CN201610596195.X
申请日:2016-07-26
申请人: 中国电子科技集团公司第十研究所
IPC分类号: H04L12/801 , H04L12/825 , H04L12/863
摘要: 本发明提出的一种块发送通信网络数据的传输方法,旨在提出提供一种能有效地将多种不同类型处理器组网协同工作的块数据通信方法。本发明通过下述技术方案予以实现:将若干个FPGA、信号专用处理器DSP和通用处理器PPC通过总线接口互连组成网络;在DSP和PPC的总线接口之上构建代码完全相同的通信组件,在FPGA的IP核生成的总线接口上采用可编程逻辑语言实现DSP和PPC软件架构相同的通信组件;通过网管通信节点动态异步配置其它通信节点的块数据通道描述符;将高速总线内存映射划分为通信节点的内存区域映射到网络地址中,形成数据成块发送的传输机制;发送通信节点向接收通信节点发送块数据,接收通信节点根据接收描述符接收数据,并可实现数据流控。
-
公开(公告)号:CN114398107B
公开(公告)日:2023-07-28
申请号:CN202210085205.9
申请日:2022-01-25
申请人: 中国电子科技集团公司第十研究所
IPC分类号: G06F9/445 , G06F9/4401 , G06F1/24
摘要: 本发明公开了一种跨领域多方式加载DSP程序的设计方法及通用平台,属于测控通信的信号处理技术领域,包括步骤:通过加载控制开关和/或通过上位机发送加载控制命令,控制从FLASH直接加载DSP程序、或从EMMC通过ZYNQ加载DSP程序、或从上位机在线加载DSP程序。本发明实现了高度集成的通用平台,可以根据不同加载需要进行灵活设置DSP程序加载方式。平台具有标准化和通用性,支持长期的技术可插入、可扩展性,减少硬件冗余设计时间,降低了全生命周期成本。
-
公开(公告)号:CN111611114B
公开(公告)日:2023-04-07
申请号:CN202010233527.4
申请日:2020-03-30
摘要: 本发明公开的一种综合航空电子PHM系统,旨在提供一种能够减少任务系统定位故障时间,传输效率高的健康管理系统。本发明通过下述技术方实现:N个信号处理模块及系统控制模块,以CAN总线作为健康管理数据传输媒介,组成以系统控制模块为健康数据管理核心,将高速交换网络连接的信号处理模块及系统控制模块组成星型交换网络;系统控制模块通过CAN总线接口对信号处理模块的各种状态值设置门限数量、温度和电压范围值,信号处理模块通过CAN总线与系统控制模块的CAN总线相连来实现健康管理数据传输与模块间业务数据通信分离;一旦监测到状态值超过设定的门限事件,以CAN总线健康管理软件收集的接口上报到系统控制模块。
-
公开(公告)号:CN111611114A
公开(公告)日:2020-09-01
申请号:CN202010233527.4
申请日:2020-03-30
摘要: 本发明公开的一种综合航空电子PHM系统,旨在提供一种能够减少任务系统定位故障时间,传输效率高的健康管理系统。本发明通过下述技术方实现:N个信号处理模块及系统控制模块,以CAN总线作为健康管理数据传输媒介,组成以系统控制模块为健康数据管理核心,将高速交换网络连接的信号处理模块及系统控制模块组成星型交换网络;系统控制模块通过CAN总线接口对信号处理模块的各种状态值设置门限数量、温度和电压范围值,信号处理模块通过CAN总线与系统控制模块的CAN总线相连来实现健康管理数据传输与模块间业务数据通信分离;一旦监测到状态值超过设定的门限事件,以CAN总线健康管理软件收集的接口上报到系统控制模块。
-
公开(公告)号:CN109946635A
公开(公告)日:2019-06-28
申请号:CN201910252507.9
申请日:2019-03-29
IPC分类号: G01R35/00
摘要: 本发明公开的一种传导敏感度测试系统核查装置,旨在提供一种阻抗稳定,核查结果直观可靠,稳定性强的核查装置。本发明通过下述技术方案予以实现:直导线两端伸入金属壳体后,第一金属伸缩杆连接装配有电流检测探头的电流检测探头夹具的中心导体上,中心导体连接受第一调节负载旋钮控制选通第一功率负载电阻组的一个电阻;第二金属伸缩杆连接到受第二调节负载旋钮控制选通第二功率负载电阻组一个电阻的第二单刀多掷开关上,从而形成了直导线分别通过两根金属伸缩杆连接两组功率负载电阻组,作为待核查传导敏感度测试系统施加干扰信号对象的导体环路;该导体环路与通过射频电缆连接到电流检测探头的示波器构成了核查传导敏感度测试系统的核查回路。
-
公开(公告)号:CN109639403A
公开(公告)日:2019-04-16
申请号:CN201811419257.5
申请日:2018-11-26
IPC分类号: H04L7/00
CPC分类号: H04L7/0075
摘要: 本发明公开的一种同步传输数字阵列天线基带激励数据的方法,旨在提供一种通道相位误差小,数字处理部分处理简单,功耗小的基带激励数据的方法。本发明以光纤作为采集端与接收端远距离传输媒介,采集端1~N个模/数转换器ADC1~ADCN对射频信号进行数据采样,并转换成中频信号,分别按照JESD204B协议进行数据打包并转换成高速串行数据流,送往电光转换模块将其转换成光信号,转换后通过光纤光电转换模块将光信号恢复成电信号送往接收端FPGA1‑FPGAK,并完成数据恢复,然后通过通道校准完成数据对齐,数据对齐后的采样信号同步传输至接收数据处理端FPGA全链路数据同步传输同源同步时钟网络实现数据同步处理。
-
公开(公告)号:CN106230738A
公开(公告)日:2016-12-14
申请号:CN201610596195.X
申请日:2016-07-26
申请人: 中国电子科技集团公司第十研究所
IPC分类号: H04L12/801 , H04L12/825 , H04L12/863
摘要: 本发明提出的一种块发送通信网络数据的传输方法,旨在提出提供一种能有效地将多种不同类型处理器组网协同工作的块数据通信方法。本发明通过下述技术方案予以实现:将若干个FPGA、信号专用处理器DSP和通用处理器PPC通过总线接口互连组成网络;在DSP和PPC的总线接口之上构建代码完全相同的通信组件,在FPGA的IP核生成的总线接口上采用可编程逻辑语言实现DSP和PPC软件架构相同的通信组件;通过网管通信节点动态异步配置其它通信节点的块数据通道描述符;将高速总线内存映射划分为通信节点的内存区域映射到网络地址中,形成数据成块发送的传输机制;发送通信节点向接收通信节点发送块数据,接收通信节点根据接收描述符接收数据,并可实现数据流控。
-
公开(公告)号:CN118885435A
公开(公告)日:2024-11-01
申请号:CN202410908363.9
申请日:2024-07-08
申请人: 中国电子科技集团公司第十研究所
IPC分类号: G06F15/173 , G06F15/177 , G06F13/40
摘要: 本申请的实施例提供了一种双网络资源与功耗可配的通用信号处理装置,涉及信号处理设备技术领域,所述装置包括:PSOC控制管理单元、信号处理单元和交换单元;所述信号处理单元包括DSP芯片单元和FPGA芯片单元;其中,所述PSOC控制管理单元通过SPI接口与所述DSP芯片单元连接,所述PSOC控制管理单元通过SelectMAP接口与所述FPGA芯片单元连接,所述PSOC控制管理单元还与所述交换单元连接;所述DSP芯片单元与所述交换单元连接,所述DSP芯片单元还通过EMIF接口与所述FPGA芯片单元连接;所述FPGA芯片单元与所述交换单元连接。本申请的技术方案,通过PSOC+DSP+FPGA+交换的架构设计,实现了信号处理与交换模块的归一化,降低了设备的复杂度,便于系统维护,功耗可小颗粒度控制。
-
公开(公告)号:CN114398107A
公开(公告)日:2022-04-26
申请号:CN202210085205.9
申请日:2022-01-25
申请人: 中国电子科技集团公司第十研究所
IPC分类号: G06F9/445 , G06F9/4401 , G06F1/24
摘要: 本发明公开了一种跨领域多方式加载DSP程序的设计方法及通用平台,属于测控通信的信号处理技术领域,包括步骤:通过加载控制开关和/或通过上位机发送加载控制命令,控制从FLASH直接加载DSP程序、或从EMMC通过ZYNQ加载DSP程序、或从上位机在线加载DSP程序。本发明实现了高度集成的通用平台,可以根据不同加载需要进行灵活设置DSP程序加载方式。平台具有标准化和通用性,支持长期的技术可插入、可扩展性,减少硬件冗余设计时间,降低了全生命周期成本。
-
-
-
-
-
-
-
-
-