-
公开(公告)号:CN110556361A
公开(公告)日:2019-12-10
申请号:CN201910119085.8
申请日:2019-02-18
Applicant: 三星电子株式会社
IPC: H01L23/538 , H01L27/088
Abstract: 提供了一种半导体装置。所述半导体装置可以包括:多个有源图案和多个栅极结构,位于基底上;第一绝缘中间层,覆盖有源图案和栅极结构;多个第一接触插塞,延伸穿过第一绝缘中间层;多个第二接触插塞,延伸穿过第一绝缘中间层;以及第一连接图案,与从第一接触插塞和第二接触插塞中选择的至少一个接触插塞的侧壁直接接触。每个栅极结构可以包括栅极绝缘层、栅电极和覆盖图案。每个第一接触插塞可以与和栅极结构相邻的有源图案接触。每个第二接触插塞可以与栅极结构中的栅电极接触。第一连接图案的上表面可以与第一接触插塞的上表面和第二接触插塞的上表面基本共面。
-
公开(公告)号:CN109037189A
公开(公告)日:2018-12-18
申请号:CN201810576623.1
申请日:2018-06-06
Applicant: 三星电子株式会社
IPC: H01L23/522 , H01L27/092 , H01L21/768 , H01L21/8238
Abstract: 一种半导体器件包括衬底,所述衬底具有器件隔离区,所述器件隔离区界定有源区。有源鳍位于所述有源区中。栅极结构沿与所述衬底的上表面正交的方向与所述有源鳍交叠,且在与第一方向相交的第二方向上延伸。源极/漏极区设置在所述有源鳍上。接触塞连接到所述源极/漏极区且与所述有源鳍交叠。金属通孔位于所述衬底上方的比所述接触塞的上表面高的第一水平高度且与所述有源鳍间隔开。金属线位于所述衬底上方的比所述第一水平高度高的第二水平高度且连接到所述金属通孔。通孔连接层从所述接触塞的上部部分延伸且连接到所述金属通孔。本公开提供一种具有新颖的互连结构的半导体器件,所述新颖的互连结构与相邻组件之间的短接缺陷的量减少。
-
公开(公告)号:CN110739304A
公开(公告)日:2020-01-31
申请号:CN201910182956.0
申请日:2019-03-12
Applicant: 三星电子株式会社
IPC: H01L27/07 , H01L21/8234
Abstract: 提供半导体装置及其制造方法,所述半导体装置包括:基底,包括第一区域和第二区域;有源栅极结构,位于第一区域中的基底上;虚设栅极结构,位于第二区域中的基底上;源极/漏极,在有源栅极结构的相对侧中的每个处位于第一区域中的基底上;多个第一导电接触件,分别连接到有源栅极结构和源极/漏极;电阻结构,位于第二区域中的虚设栅极结构上;多个第二导电接触件,分别连接到所述多个第一导电接触件和电阻结构;蚀刻停止层,位于虚设栅极结构与电阻结构之间。蚀刻停止层包括由不同的材料形成的下蚀刻停止层和上蚀刻停止层。
-
公开(公告)号:CN110556361B
公开(公告)日:2024-05-03
申请号:CN201910119085.8
申请日:2019-02-18
Applicant: 三星电子株式会社
IPC: H01L23/538 , H01L27/088
Abstract: 提供了一种半导体装置。所述半导体装置可以包括:多个有源图案和多个栅极结构,位于基底上;第一绝缘中间层,覆盖有源图案和栅极结构;多个第一接触插塞,延伸穿过第一绝缘中间层;多个第二接触插塞,延伸穿过第一绝缘中间层;以及第一连接图案,与从第一接触插塞和第二接触插塞中选择的至少一个接触插塞的侧壁直接接触。每个栅极结构可以包括栅极绝缘层、栅电极和覆盖图案。每个第一接触插塞可以与和栅极结构相邻的有源图案接触。每个第二接触插塞可以与栅极结构中的栅电极接触。第一连接图案的上表面可以与第一接触插塞的上表面和第二接触插塞的上表面基本共面。
-
公开(公告)号:CN110739304B
公开(公告)日:2024-07-02
申请号:CN201910182956.0
申请日:2019-03-12
Applicant: 三星电子株式会社
IPC: H01L27/07 , H01L21/8234
Abstract: 提供半导体装置及其制造方法,所述半导体装置包括:基底,包括第一区域和第二区域;有源栅极结构,位于第一区域中的基底上;虚设栅极结构,位于第二区域中的基底上;源极/漏极,在有源栅极结构的相对侧中的每个处位于第一区域中的基底上;多个第一导电接触件,分别连接到有源栅极结构和源极/漏极;电阻结构,位于第二区域中的虚设栅极结构上;多个第二导电接触件,分别连接到所述多个第一导电接触件和电阻结构;蚀刻停止层,位于虚设栅极结构与电阻结构之间。蚀刻停止层包括由不同的材料形成的下蚀刻停止层和上蚀刻停止层。
-
公开(公告)号:CN109037189B
公开(公告)日:2023-10-03
申请号:CN201810576623.1
申请日:2018-06-06
Applicant: 三星电子株式会社
IPC: H01L23/522 , H01L27/092 , H01L21/768 , H01L21/8238
Abstract: 一种半导体器件包括衬底,所述衬底具有器件隔离区,所述器件隔离区界定有源区。有源鳍位于所述有源区中。栅极结构沿与所述衬底的上表面正交的方向与所述有源鳍交叠,且在与第一方向相交的第二方向上延伸。源极/漏极区设置在所述有源鳍上。接触塞连接到所述源极/漏极区且与所述有源鳍交叠。金属通孔位于所述衬底上方的比所述接触塞的上表面高的第一水平高度且与所述有源鳍间隔开。金属线位于所述衬底上方的比所述第一水平高度高的第二水平高度且连接到所述金属通孔。通孔连接层从所述接触塞的上部部分延伸且连接到所述金属通孔。本公开提供一种具有新颖的互连结构的半导体器件,所述新颖的互连结构与相邻组件之间的短接缺陷的量减少。
-
-
-
-
-