管理存储系统的存储器的方法和装置

    公开(公告)号:CN118567549A

    公开(公告)日:2024-08-30

    申请号:CN202311534300.3

    申请日:2023-11-16

    Abstract: 本公开提供了管理存储系统的存储器的方法和装置。在一些实施例中,存储系统的控制器包括:存储程序的存储器,以及处理器,所述处理器被配置为执行所述程序以确定存储在所述存储器中的数据的类型是第一数据类型还是第二数据类型,基于存储在存储器中的数据是第一数据类型的第一确定,将存储在存储器中的数据的报头存储在存储器中,基于存储在存储器中的数据是第二数据类型的第二确定,压缩存储在存储器中的数据,并且根据数据的报头和被压缩的数据中的至少一者已经存储在存储器中来将存储器断电。

    总线分析器及其测试内总线的方法

    公开(公告)号:CN1153347A

    公开(公告)日:1997-07-02

    申请号:CN95119222.1

    申请日:1995-11-10

    Inventor: 宋庸镐

    CPC classification number: G06F11/221 G06F11/348 G06F11/349

    Abstract: 本发明为多处理器计算机系统的总线分析器,包括:总线测试器,用于存储和向系统总线输出测试的数据;跟踪存储器,用于顺序地写入从系统总线输出的测试数据;存储器控制器,用于控制跟踪存储器;以及用于以下目的的测试控制器:产生跟踪和触发信号,读出测试数据,并将读出的数据同从总线测试器所输出的测试数据相比较。该总线分析器自动地测试内总线而无需附加的测试设备以及其他板。

    支持基于数据的时钟恢复的时钟数据恢复电路和电子系统

    公开(公告)号:CN117294413A

    公开(公告)日:2023-12-26

    申请号:CN202310748835.4

    申请日:2023-06-21

    Abstract: 一种时钟数据恢复电路包括:锁相环,其被配置为响应于接收的时钟信号来生成相位相对于彼此不相等的多个时钟信号,以及相位插值器,其被配置为对多个时钟信号的相位进行插值,以生成多相位采样时钟信号。还提供了采样时钟调整电路,其被配置为通过在多相位采样时钟信号的采样时间点对接收的数据信号进行采样来生成多个数据码元,并且还被配置为:从多个数据码元检测第一数据模式以及第二数据模式,第一数据模式被设置为具有紧接在第一参考数据码元之前的转变点,第二数据模式被设置为具有紧接在第二参考数据码元之后的转变点,在用于对第一参考数据码元进行采样的采样时间点,检测第一数据模式的第一信号电平,在用于对第二参考数据码元进行采样的采样时间点检测第二数据模式的第二信号电平,并且根据将第一信号电平与第二信号电平进行比较的结果,调整多相位采样时钟信号的相位。

    用于执行访问权限控制的存储设备及其操作方法

    公开(公告)号:CN116501664A

    公开(公告)日:2023-07-28

    申请号:CN202310093313.5

    申请日:2023-01-20

    Abstract: 公开了一种用于执行访问权限控制的存储设备及其操作方法。存储设备包括处理电路,该处理电路被配置为响应于来自主机的命令存储与多个命名空间相关联的多个安全信息,安全信息中的每一个包括与多个虚拟机中的对应一个相关联的虚拟机信息和与对应的虚拟机关联的唯一信息,虚拟机信息包括对应虚拟机的标识符,并且唯一信息包括为对应虚拟机唯一地设置的唯一信息,通过解码从主机设备接收的数据访问请求来提取至少第一信息,以及基于安全信息和提取的至少一个第一信息中止数据访问请求的处理。

    总线分析器及其测试内总线的方法

    公开(公告)号:CN1093288C

    公开(公告)日:2002-10-23

    申请号:CN95119222.1

    申请日:1995-11-10

    Inventor: 宋庸镐

    CPC classification number: G06F11/221 G06F11/348 G06F11/349

    Abstract: 本发明为多处理器计算机系统的总线分析器,包括:总线测试器,用于存储和向系统总线输出测试的数据;跟踪存储器,用于顺序地写入从系统总线输出的测试数据;存储器控制器,用于控制跟踪存储器;以及用于以下目的的测试控制器:产生跟踪和触发信号,读出测试数据,并将读出的数据同从总线测试器所输出的测试数据相比较。该总线分析器自动地测试内总线而无需附加的测试设备以及其他板。

Patent Agency Ranking