-
-
-
公开(公告)号:CN117294413A
公开(公告)日:2023-12-26
申请号:CN202310748835.4
申请日:2023-06-21
Applicant: 三星电子株式会社 , 汉阳大学校产学协力团
Abstract: 一种时钟数据恢复电路包括:锁相环,其被配置为响应于接收的时钟信号来生成相位相对于彼此不相等的多个时钟信号,以及相位插值器,其被配置为对多个时钟信号的相位进行插值,以生成多相位采样时钟信号。还提供了采样时钟调整电路,其被配置为通过在多相位采样时钟信号的采样时间点对接收的数据信号进行采样来生成多个数据码元,并且还被配置为:从多个数据码元检测第一数据模式以及第二数据模式,第一数据模式被设置为具有紧接在第一参考数据码元之前的转变点,第二数据模式被设置为具有紧接在第二参考数据码元之后的转变点,在用于对第一参考数据码元进行采样的采样时间点,检测第一数据模式的第一信号电平,在用于对第二参考数据码元进行采样的采样时间点检测第二数据模式的第二信号电平,并且根据将第一信号电平与第二信号电平进行比较的结果,调整多相位采样时钟信号的相位。
-
公开(公告)号:CN116501664A
公开(公告)日:2023-07-28
申请号:CN202310093313.5
申请日:2023-01-20
Applicant: 三星电子株式会社
IPC: G06F12/14
Abstract: 公开了一种用于执行访问权限控制的存储设备及其操作方法。存储设备包括处理电路,该处理电路被配置为响应于来自主机的命令存储与多个命名空间相关联的多个安全信息,安全信息中的每一个包括与多个虚拟机中的对应一个相关联的虚拟机信息和与对应的虚拟机关联的唯一信息,虚拟机信息包括对应虚拟机的标识符,并且唯一信息包括为对应虚拟机唯一地设置的唯一信息,通过解码从主机设备接收的数据访问请求来提取至少第一信息,以及基于安全信息和提取的至少一个第一信息中止数据访问请求的处理。
-
公开(公告)号:CN107918594A
公开(公告)日:2018-04-17
申请号:CN201710875026.4
申请日:2017-09-25
Applicant: 三星电子株式会社
IPC: G06F13/42
CPC classification number: G06F13/385 , G06F11/2005 , G06F13/124 , G06F13/4286 , G06F13/4282 , G06F2213/0026
Abstract: 本发明提供了一种能够用于PCIe的半导体装置、PCIe系统以及操作PCIe系统和用于PCIe的半导体装置的方法。所述能够用于PCIe的半导体装置包括:分别被构造为在PCIe环境中发送和接收数据的各个端口;以及PCIe控制器,其被构造为在能够用于PCIe的半导体装置与另一能够用于PCIe的半导体装置之间设置链路。所述链路包括在各个端口中的至少一个端口上实施的至少一个通路。PCIe控制器包括链路训练和状况状态机,其被构造为根据各个端口的第一排序执行第一通路号协商并根据与各个端口的第一排序不同的各个端口的第二排序执行第二通路号协商,并且根据第一通路号协商和第二通路号协商的结果确定链路的最佳链路宽度。
-
公开(公告)号:CN107918594B
公开(公告)日:2023-09-12
申请号:CN201710875026.4
申请日:2017-09-25
Applicant: 三星电子株式会社
IPC: G06F13/42
Abstract: 本发明提供了一种能够用于PCIe的半导体装置、PCIe系统以及操作PCIe系统和用于PCIe的半导体装置的方法。所述能够用于PCIe的半导体装置包括:分别被构造为在PCIe环境中发送和接收数据的各个端口;以及PCIe控制器,其被构造为在能够用于PCIe的半导体装置与另一能够用于PCIe的半导体装置之间设置链路。所述链路包括在各个端口中的至少一个端口上实施的至少一个通路。PCIe控制器包括链路训练和状况状态机,其被构造为根据各个端口的第一排序执行第一通路号协商并根据与各个端口的第一排序不同的各个端口的第二排序执行第二通路号协商,并且根据第一通路号协商和第二通路号协商的结果确定链路的最佳链路宽度。
-
-
公开(公告)号:CN107341124A
公开(公告)日:2017-11-10
申请号:CN201710202171.6
申请日:2017-03-30
Applicant: 三星电子株式会社
IPC: G06F13/42
CPC classification number: G06F13/4291 , G06F1/266 , G06F2213/0026 , Y02D10/14 , Y02D10/151 , G06F13/4282
Abstract: 提供了一种用于支持SRIS的PCIe装置。所述用于支持SRIS的PCIe装置包括:收发器;时钟信号发生器,被配置为产生第二参考时钟信号;连接器,在连接到PCIe主机的结构中;以及选择电路,被配置为确定是否通过连接器提供第一参考时钟信号,并且根据所述确定的结果将第一参考时钟信号和第二参考时钟信号中的一个发送到收发器。
-
-
-
-
-
-
-