一种基于双输入压控振荡器的锁相环电路
摘要:
本申请公开了一种基于双输入压控振荡器的锁相环电路,涉及锁相环电路领域,该锁相环电路中,鉴频鉴相器、电荷泵和双端低通滤波器依次连接,双端低通滤波器输出低增益电压控制信号和高增益电压控制信号并分别输出给双输入压控振荡器的两个输入端,双端低通滤波器内部同时形成低增益环路滤波和高增益环路滤波;双输入压控振荡器内部包括由低增益电压控制信号控制的低增益VCO控制环路、以及由高增益电压控制信号控制的高增益VCO控制环路,其产生输出时钟并通过分频器返回鉴频鉴相器的另一个输入端。该锁相环电路在宽频带时钟输出的基础上,有效降低了前级电路的噪声影响,提高了输出时钟质量,且结构简单,易于实现。
公开/授权文献
0/0