- 专利标题: 用于减少存储器操作时间的方法以及非易失性存储器设备
-
申请号: CN201710441604.3申请日: 2017-06-13
-
公开(公告)号: CN108122581B公开(公告)日: 2021-05-07
- 发明人: F·格兰德 , F·拉罗萨 , G·洛吉迪斯 , G·马特兰盖
- 申请人: 意法半导体股份有限公司 , 意法半导体(鲁塞)公司
- 申请人地址: 意大利阿格拉布里安扎;
- 专利权人: 意法半导体股份有限公司,意法半导体(鲁塞)公司
- 当前专利权人: 意法半导体股份有限公司,意法半导体(鲁塞)公司
- 当前专利权人地址: 意大利阿格拉布里安扎;
- 代理机构: 北京市金杜律师事务所
- 代理商 王茂华; 崔卿虎
- 优先权: 102016000121618 20161130 IT
- 主分类号: G11C16/04
- IPC分类号: G11C16/04 ; G11C16/14
摘要:
公开了用于减少存储器操作时间的方法以及非易失性存储器设备。一种用于减少非易失性存储器设备(10)中的存储器操作时间的方法,该非易失性存储器设备具有包括多个存储器单元(1)的存储器阵列(12),该方法设想:通过应用第一偏置配置对存储器单元(1)的集合进行该存储器操作的第一执行;存储与该第一偏置配置相关联的信息;通过应用根据该存储的与该第一偏置配置相关联的信息而确定的第二偏置配置来对相同存储器单元(1)的集合执行该存储器操作的在该第一执行之后的第二执行。
公开/授权文献
- CN108122581A 用于减少存储器操作时间的方法以及非易失性存储器设备 公开/授权日:2018-06-05