Invention Publication
CN102057576A 在锁相环路中颤动数控振荡器输出
失效 - 权利终止
- Patent Title: 在锁相环路中颤动数控振荡器输出
- Patent Title (English): Digitally-controlled oscillator output in a phase-locked loop
-
Application No.: CN200980121276.2Application Date: 2009-06-08
-
Publication No.: CN102057576APublication Date: 2011-05-11
- Inventor: 加里·约翰·巴兰坦
- Applicant: 高通股份有限公司
- Applicant Address: 美国加利福尼亚州
- Assignee: 高通股份有限公司
- Current Assignee: 高通股份有限公司
- Current Assignee Address: 美国加利福尼亚州
- Agency: 北京律盟知识产权代理有限责任公司
- Agent 宋献涛
- Priority: 12/136,690 2008.06.10 US
- International Application: PCT/US2009/046643 2009.06.08
- International Announcement: WO2009/152106 EN 2009.12.17
- Date entered country: 2010-12-07
- Main IPC: H03L7/099
- IPC: H03L7/099 ; H03L7/085 ; H03C3/09

Abstract:
颤动PLL的数控振荡器(DCO)以使得DCO_OUT信号具有按颤动间隔而改变的频率。在一个实例中,所述DCO接收未颤动的传入数字调谐字流,且接收颤动参考时钟信号REFD,并输出所述DCO_OUT信号,使得其频率改变按颤动间隔而发生。在蜂窝式电话发射器的本机振荡器中使用所述PLL的情况下,所述DCO的新颖颤动将数字图像噪声在频率上展开,使得在与主要本机振荡器频率的特定频率偏移处存在较少数字图像噪声。将数字图像噪声在频率上展开允许在不必增加PLL参考时钟的频率的情况下满足噪声规范。通过避免增加所述参考时钟的所述频率以满足所述噪声规范,避免功率消耗增加。
Public/Granted literature
- CN102057576B 在锁相环路中颤动数控振荡器输出 Public/Granted day:2014-06-04
Information query