-
公开(公告)号:CN118964277A
公开(公告)日:2024-11-15
申请号:CN202410978344.3
申请日:2024-07-22
申请人: 山东浪潮科学研究院有限公司
IPC分类号: G06F15/173 , G06F15/177 , G06F15/78 , G06F9/50 , G06N3/0464
摘要: 本发明特别涉及一种基于NoC的卷积计算装置。该基于NoC的卷积计算装置,由若干计算型NoC路由器节点以环形拓扑组成,没有单独额外的处理单元;计算型NoC路由器节点0通过网络接口连接到存储单元,负责从存储单元获取权重包和输入包;所述权重包和输入包进入环形拓扑结构后开始移动,权重和待计算数据依次卸载至计算型NoC路由器节点,进行在途计算,计算结果由计算型NoC路由器节点0根据需求执行非线性变换操作后,将最终结果发送到存储单元中完成存储。该基于NoC的卷积计算装置,将计算模块集成到NoC的传统路由器中,将计算任务的流程优化为加载‑通信/计算‑存储,且不需要额外的计算单元,显著缩减了整个NoC系统卷积运算处理时间,提高了处理效率。
-
公开(公告)号:CN114745263B
公开(公告)日:2024-11-15
申请号:CN202210369578.9
申请日:2017-10-23
申请人: 微软技术许可有限责任公司
IPC分类号: H04L41/0803 , H04L41/0806 , G06F9/50 , G06F15/177 , H04L41/08 , H04L41/0853 , H04L45/00 , H04L67/10
-
公开(公告)号:CN118885435A
公开(公告)日:2024-11-01
申请号:CN202410908363.9
申请日:2024-07-08
申请人: 中国电子科技集团公司第十研究所
IPC分类号: G06F15/173 , G06F15/177 , G06F13/40
摘要: 本申请的实施例提供了一种双网络资源与功耗可配的通用信号处理装置,涉及信号处理设备技术领域,所述装置包括:PSOC控制管理单元、信号处理单元和交换单元;所述信号处理单元包括DSP芯片单元和FPGA芯片单元;其中,所述PSOC控制管理单元通过SPI接口与所述DSP芯片单元连接,所述PSOC控制管理单元通过SelectMAP接口与所述FPGA芯片单元连接,所述PSOC控制管理单元还与所述交换单元连接;所述DSP芯片单元与所述交换单元连接,所述DSP芯片单元还通过EMIF接口与所述FPGA芯片单元连接;所述FPGA芯片单元与所述交换单元连接。本申请的技术方案,通过PSOC+DSP+FPGA+交换的架构设计,实现了信号处理与交换模块的归一化,降低了设备的复杂度,便于系统维护,功耗可小颗粒度控制。
-
公开(公告)号:CN118394704B
公开(公告)日:2024-11-01
申请号:CN202410822123.7
申请日:2024-06-25
申请人: 中国电子科技集团公司第五十八研究所
IPC分类号: G06F15/177 , G06F15/78 , G06F8/60 , G06N3/10 , G06N3/063 , G06N3/0464 , G06N3/048 , G06N5/01 , G06N5/04
摘要: 本发明涉及存算一体智能计算架构技术领域,特别涉及一种存算一体智能计算架构的模型预处理方法。包括:步骤S1:对ONNX源文件进行读取与解析;即:读取ONNX源文件之后,对其索引和各个节点进行遍历,检查是否存在存算一体系统完全不支持的Sigmoid操作,并将各个节点的操作类型转化为对应的算子,记录节点的前驱和后继节点、以及边信息,然后对各个算子的操作类型进行分类;步骤S2:对主机算子图与设备算子图进行切分;步骤S3:对设备算子图进行进一步处理和优化;本发明实现了ONNX预训练模型在存算一体平台的部署,极大地提高了存算一体平台对现有人工智能模型的适配性。
-
公开(公告)号:CN113535631B
公开(公告)日:2024-09-24
申请号:CN202010322644.8
申请日:2020-04-22
申请人: 苏州华兴源创科技股份有限公司
IPC分类号: G06F15/177 , G06T1/20
摘要: 本发明公开了一种数据分配方法、装置、集成芯片及视频图像处理系统。该方法包括:根据视频图像处理系统的像素时钟频率与数据处理的最大工作频率阈值确定所述视频图像处理系统的工作频率调整策略;按照所述工作频率调整策略调整所述视频图像处理系统的工作参数;根据所述工作参数将待处理的数据分配至至少一个数据流。通过上述技术方案,降低集成芯片的工作频率,提高视频图像处理系统运行的稳定性。
-
公开(公告)号:CN118568045A
公开(公告)日:2024-08-30
申请号:CN202410490980.1
申请日:2024-04-22
申请人: 上海途擎微电子有限公司
发明人: 陈灏明
IPC分类号: G06F15/78 , G06F15/177
摘要: 本申请公开了一种芯片及其启动方法、存储介质、程序产品,其中,该芯片的启动方法包括:读取外部存储器的四线使能状态;获取第一接口的第一信号、以及获取第二接口的第二信号;其中,第一信号和第二信号由外围电路提供,第一信号被配置为确定是否通过四线读取外部存储器的四线使能状态,第二信号被配置为确定是否通过四线启动;根据四线使能状态、第一信号的电平以及第二信号的电平,选择通过外部存储器进行单线启动或四线启动。通过上述方式,能够提高芯片启动的效率。
-
公开(公告)号:CN118552392A
公开(公告)日:2024-08-27
申请号:CN202410538998.4
申请日:2024-04-30
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06T1/20 , G01S7/41 , G01S13/90 , G06F15/173 , G06F15/177
摘要: 本发明属于SAR成像、通信信号处理领域,具体涉及一种多模式SAR成像信号处理芯片大规模数据互联结构,旨在解决单一AXI4‑Stream支持的最大通道数量不能满足需求,且XE引擎复用度低、网络交换复杂的问题。本结构包括:4个外围IP与1个中央IP;每个外围IP与中央IP连接的master通道和slave通道各4个;以任一外围IP与中央IP互联的4个master通道为起点,将其余三个外围IP剩余的36个master通道目的路由地址段分成4组,每组覆盖9个目的路由地址段;运算引擎XE单元挂载在AXI4‑Stream接口上。本发明满足了所需的通道数,且提高了XE引擎的复用度、简化了网络交换。
-
公开(公告)号:CN118535520A
公开(公告)日:2024-08-23
申请号:CN202410700647.9
申请日:2024-05-31
申请人: 苏州元脑智能科技有限公司
发明人: 殷昊昊
IPC分类号: G06F15/173 , G06F15/177 , G06F9/50
摘要: 本申请涉及数据处理技术领域,特别是涉及一种数据处理系统、数据处理方法、计算机设备及存储介质。数据处理系统包括链接交换器以及数据处理器;链接交换器包括支持计算快速链接协议的交换器;数据处理器与链接交换器连接,用于作为与其连接的链接交换器的中央处理器,控制链接交换器上电;数据处理器获取链接交换器的交换器信息,基于链接交换器的交换器信息对链接交换器进行配置;响应于对链接交换器配置完成,数据处理器通过链接交换器与其他设备进行数据交互。本申请能够将数据处理器与计算快速链接技术结合,实现数据处理器支持计算快速链接协议,能够提高数据处理系统的集成度。
-
公开(公告)号:CN118394704A
公开(公告)日:2024-07-26
申请号:CN202410822123.7
申请日:2024-06-25
申请人: 中国电子科技集团公司第五十八研究所
IPC分类号: G06F15/177 , G06F15/78 , G06F8/60 , G06N3/10 , G06N3/063 , G06N3/0464 , G06N3/048 , G06N5/01 , G06N5/04
摘要: 本发明涉及存算一体智能计算架构技术领域,特别涉及一种存算一体智能计算架构的模型预处理方法。包括:步骤S1:对ONNX源文件进行读取与解析;即:读取ONNX源文件之后,对其索引和各个节点进行遍历,检查是否存在存算一体系统完全不支持的Sigmoid操作,并将各个节点的操作类型转化为对应的算子,记录节点的前驱和后继节点、以及边信息,然后对各个算子的操作类型进行分类;步骤S2:对主机算子图与设备算子图进行切分;步骤S3:对设备算子图进行进一步处理和优化;本发明实现了ONNX预训练模型在存算一体平台的部署,极大地提高了存算一体平台对现有人工智能模型的适配性。
-
公开(公告)号:CN118394702A
公开(公告)日:2024-07-26
申请号:CN202410653881.0
申请日:2024-05-24
申请人: 杭州海康机器人股份有限公司
发明人: 徐鑫
IPC分类号: G06F15/17 , G06F15/177 , G06F9/30
摘要: 本申请实施例提供了工业采集卡触发方法、系统、采集卡、上位机及介质,所述方法应用于采集卡,采集卡包括:第一中央处理器和基地址寄存器,所述方法包括:第一中央处理器响应于感知到目标基地址寄存器中的内容发生变化,根据预设的基地址寄存器与目标设备之间的对应关系,确定目标基地址寄存器对应的目标设备;其中,目标基地址寄存器中的内容发生变化,是由上位机触发对目标基地址寄存器进行配置导致的;第一中央处理器向目标设备发送触发信号以触发目标设备进行目标操作。由于采用了基于硬件寄存器的触发方式,所以可以大大缩短触发目标设备执行目标操作的耗时,提高了触发目标设备执行目标操作的效率。
-
-
-
-
-
-
-
-
-