基于FPGA的多路副载波数字鉴频与解调方法

    公开(公告)号:CN110430154B

    公开(公告)日:2021-11-02

    申请号:CN201910717448.8

    申请日:2019-08-05

    Abstract: 本发明涉及一种基于FPGA的多路副载波数字鉴频与解调方法,包含:S1、混合多路副载波的中频信号经A/D采样,分别通过上、下带通滤波器得到两路I路信号和Q路信号;S2、分别计算两路I路信号和Q路信号的平方根并进行相减运算,得到副载波信号及副载波频率;S3、采用总带通滤波器对副载波信号中进行滤波处理;S4、采用多个窄带带通滤波器分别对副载波信号进行滤波处理,将得到的各个含有某一路副载波频率的调制信号分别与本振信号混频,获得两路正交信号;S5、对两路正交信号取包络,经由比较判决器得到指令代码。本发明采用数字鉴频器对多路副载波信号实现精确稳定的鉴频,并通过FPGA简单有效的实现多路副载波信号的解调。

    一种GMSK调制系统同步方法

    公开(公告)号:CN104333525B

    公开(公告)日:2017-09-22

    申请号:CN201410572532.2

    申请日:2014-10-23

    Abstract: 本发明公开了一种GMSK调制系统同步方法,包括:对预设数种突发类型的训练序列生成的GMSK调制信号做差分运算,得到本地参考信号;接收GMSK数据,当接收到的GMSK数据段的长度与本地参考信号的长度相同时,标记当前的GMSK数据接收点为采样点,并对当前GMSK数据段做差分运算,得到GMSK差分信号;根据同一突发类型下的本地参考信号和GMSK差分信号,求取向量空间余弦相似度;判断向量空间余弦相似度是否超过门限,若没有超过则继续接收GMSK数据,否则该突发类型为当前接收的GMSK数据的突发类型,当前的采样点为备选的同步位置,然后在预设的GMSK数据接收时间内,从备选的同步位置中选择其中一个同步位置进行系统同步。本发明可实现可靠的同步,更加满足工程应用的要求。

    用于频移键控FSK调制的低率射频信号接收器

    公开(公告)号:CN102377709B

    公开(公告)日:2014-09-10

    申请号:CN201110236610.8

    申请日:2011-08-17

    CPC classification number: H04L27/1525

    Abstract: 接收器提取低率FSK射频信号。该接收器包括:天线;连接至天线的低噪放大器;本地振荡器;相移电路,用于在相位切换周期的每个半期内执行振荡信号或输入FSK射频信号的0°到90°相移和反向相移。相移电路交替和连续地生成同相和正交振荡信号或同相和正交输入FSK射频信号。接收器包括:混合器,用于将振荡信号与输入FSK射频信号混合。接收器还包括:低通滤波器,用于滤波中间同相和正交信号;以及解调级,用于从滤波的中间同相和正交信号解调数据。所述接收器被设置为使得,相移电路通过相位选择信号被切换至相位切换周期频率。解调级中的魔术电路在解调器中的连续解调的每个切换操作期间重构中间信号。

    振荡信号提供器、同相与正交振荡信号提供器以及信号处理方法

    公开(公告)号:CN103427866A

    公开(公告)日:2013-12-04

    申请号:CN201210156066.0

    申请日:2012-05-18

    Inventor: 丁建裕

    Abstract: 本发明涉及一振荡信号提供器,包含有一正交电压控制振荡器、一相位矫正器以及一频率调整电路。该正交电压控制振荡器提供多个振荡信号,其具有不同相位。该相位矫正器,选择这些振荡信号其中的一第一振荡信号,从一第一输出端输出,并选择这些振荡信号其中的一第二振荡信号,从一第二输出端输出。该第一振荡信号与该第二振荡信号的相位差符合一预设的关系。该频率调整电路耦接至该相位矫正器,依据这些振荡信号,产生一正交信号以及一同相信号。这些振荡信号的频率为该同相与正交信号的频率的非整数倍。

    一种信号解调系统、接收器以及解调滤波方法

    公开(公告)号:CN103124247A

    公开(公告)日:2013-05-29

    申请号:CN201110370943.X

    申请日:2011-11-21

    Abstract: 本发明公开了一种对频移键控调制信号进行解调的系统以及一种基于该解调系统的信号接收器,还公开了基于该解调系统对信号进行解调滤波的方法,中频信号输入PLL解调器(11)中,PLL解调器(11)对频移键控调制信号进行解调,然后输出到模拟低通滤波器(12)中把带外噪声和干扰的信号进行滤除,把经过模拟低通滤波器(12)滤波处理后的高信噪比的信号输入到信号转换模块(13)中,在信号转换模块(13)中把模拟信号转换并输出数字基带信号。

    一种信号解调系统及解调方法

    公开(公告)号:CN111212006B

    公开(公告)日:2022-07-15

    申请号:CN201911356009.5

    申请日:2019-12-25

    Inventor: 杨中奇

    Abstract: 本发明实施例涉及通信领域,公开了一种信号解调系统及解调方法,包括:信号同步器,用于根据输入的调频信号与本地信号计算频偏移量估计值及帧同步估计结果;频偏消除器,用于根据频偏移量估计值,消除调频信号中估计的残留频偏,得到第一信号;自适应调制系数相干解调器,用于根据第一信号和帧同步估计结果,输出调频信号的解调结果;其中,信号同步器的调制系数和自适应调制系数相干解调器的调制系数预设为同一系数值,不同的系数值对应不同的解调架构。本发明通过对信号同步器的调制系数和自适应调制系数相干解调器的调制系数预设为同一系数值,且不同的系数值对应不同的解调架构,实现了相干解调,消除了变化的调制系数带来的影响。

    用于减少基带接收信号内的失真分量的接收器和方法

    公开(公告)号:CN107852388B

    公开(公告)日:2021-02-05

    申请号:CN201680044318.7

    申请日:2016-07-28

    Applicant: 苹果公司

    Abstract: 提供了一种用于减少基带接收信号内的失真分量的接收器。基带接收信号是从无线电频率信号导出的。接收器包括信号生成单元,该信号生成单元被配置为生成本地振荡器信号。本地振荡器信号包括第一信号分量和第二信号分量,第一信号分量具有与无线电频率信号的期望信号分量相关的第一频率,并且第二信号分量具有与干扰信号的频率相关的第二频率。接收器还包括混频器,该混频器被耦合到信号生成单元。混频器被配置为接收本地振荡器信号,其中混频器接收本地振荡器信号以及干扰信号。

    一种信号解调系统及解调方法

    公开(公告)号:CN111212006A

    公开(公告)日:2020-05-29

    申请号:CN201911356009.5

    申请日:2019-12-25

    Inventor: 杨中奇

    Abstract: 本发明实施例涉及通信领域,公开了一种信号解调系统及解调方法,包括:信号同步器,用于根据输入的调频信号与本地信号计算频偏移量估计值及帧同步估计结果;频偏消除器,用于根据频偏移量估计值,消除调频信号中估计的残留频偏,得到第一信号;自适应调制系数相干解调器,用于根据第一信号和帧同步估计结果,输出调频信号的解调结果;其中,信号同步器的调制系数和自适应调制系数相干解调器的调制系数预设为同一系数值,不同的系数值对应不同的解调架构。本发明通过对信号同步器的调制系数和自适应调制系数相干解调器的调制系数预设为同一系数值,且不同的系数值对应不同的解调架构,实现了相干解调,消除了变化的调制系数带来的影响。

    任意速率CPFSK信号定时同步方法

    公开(公告)号:CN105187348B

    公开(公告)日:2018-04-13

    申请号:CN201510292347.2

    申请日:2015-05-31

    Inventor: 袁田 马松 仇三山

    Abstract: 本发明公开的一种任意速率CPFSK信号定时同步方法,通过下述技术方案予以实现:MSD单元对经过重采样处理后的基带信号进行解调,反馈信号单元对解调结果进行处理,得到反馈信号;相关运算单元对反馈信号分别与CPFSK信号的超前、即时和滞后支路进行相关运算,相关结果经过相干积分后送入码环鉴别器,得到鉴相信息;环路滤波器对鉴相信息进行滤波,滤波结果送入NCO;重采样单元在NCO输出使能信号的控制下,对积分区间进行调整,改变CPFSK信号的相位,从而达到定时同步的目的。本发明利用MSD解调的优势,通过检测似然函数包络获得定时误差,利用延迟锁定环结构对码多普勒进行跟踪,能够在低信噪比下实现精确的CPFSK信号定时同步。

Patent Agency Ranking