-
公开(公告)号:CN107438959A
公开(公告)日:2017-12-05
申请号:CN201580078676.5
申请日:2015-04-02
申请人: 瑞典爱立信有限公司
IPC分类号: H04B7/08
CPC分类号: H04B7/0885 , H04B1/06 , H04B1/16 , H04B7/0417 , H04B2001/305 , H04L27/2649
摘要: 本公开涉及无线通信节点,其包括被配置为接收无线电信号的至少一个阵列天线(1;1’),所述阵列天线(1;1’)包括多个(M个)接收天线设备(2),每个所述天线设备(2)连接到被配置用于处理所述无线电信号的相应接收电路(3)。每个接收电路(3)包括解调器(4;11)、模数转换器(5;12、13)和解码器(6;14),所述解调器(4;11)被配置为从对应的接收天线设备(2)接收模拟信号,并向所述模数转换器(5;12、13)输出经解调的模拟信号,所述模数转换器(5;12、13)向解码器(6;14)输出经转换的数字信号。此外,该节点被配置用于将直流DC偏移值添加到所述经解调的模拟信号,其中所述节点的合并偏移值在模数转换器(5;12、13)上遵循具有方差的预定值分布。本公开还涉及用于通过无线节点进行通信的方法和天线布置。
-
公开(公告)号:CN103095321B
公开(公告)日:2017-05-10
申请号:CN201110339384.6
申请日:2011-11-01
申请人: 瑞典爱立信有限公司
发明人: 何凡
CPC分类号: H04B1/30 , H04B2001/305
摘要: 本发明公开了在时分双工系统中的零中频接收机及其校正方法和相关的基站。零中频接收机包括:射频电路、基带电路和用于根据校正参数而校正来自所述基带电路的基带信号的校正电路。该零中频接收机还包括:训练信号提供部件,用于提供训练信号以训练所述校正电路从而调整校正参数,以及训练信号耦合部件,用于在零中频接收机的空闲时段将所述训练信号耦合到所述基带电路,使得所述校正电路能基于所述训练信号调整所述校正参数。通过在空闲时段使用自包含的训练信号提供部件提供的稳定可靠的训练信号来调整校正参数,校正电路的校正更好地匹配于接收机电路的电路特性,由此提供了改进的校正性能。
-
公开(公告)号:CN103684494A
公开(公告)日:2014-03-26
申请号:CN201310366020.6
申请日:2013-08-21
申请人: 联发科技股份有限公司
CPC分类号: H04B1/16 , H04B1/30 , H04B2001/305
摘要: 一种接收器电路,例如低中频接收器,包含两个混频路径。该两个混频路径分别以两个混频增益按比例调整该输入信号、分别以两个混频相位偏移来偏移该输入信号的相位,以提供两个混频信号。该两个混频增益及该两个混频相位偏移被设置为在该两个混频信号的振幅之间产生一振幅调整,以及在该两个混频信号的相位之间产生一90度的相位差和一相位调整。随着振幅调整及/或相位调整恰当地调整至该接收器电路的带通响应相关的非零值时,可实现并最佳化镜像抑制。接收器电路相关方法也一并提出。本发明可有效降低硬件复杂度、电流损耗、功率消耗及设计面积等。
-
公开(公告)号:CN103227653A
公开(公告)日:2013-07-31
申请号:CN201310018794.X
申请日:2013-01-18
申请人: 联发科技股份有限公司
IPC分类号: H04B1/16
CPC分类号: H04L25/02 , H04B1/06 , H04B1/30 , H04B2001/305
摘要: 本发明提供一种接收器。该接收器包括:低噪音放大器,用于接收并放大射频信号。无源混频器,耦接至该低噪音放大器且该无源混频器与该低噪音放大器之间不具有任何交流耦合电容,并通过向下转换该射频信号产生基频信号。无源滤波器,用于滤波该基频信号以产生已滤波的基频信号。基频处理区块,包括跨阻放大器并处理该已滤波的基频信号。电压控制器,用于保持信号路径的第一节点及第二节点处的电压基本为共同直流电压,其中该第一节点位于该低噪音放大器的输出端与该无源混频器的输入端之间,而该第二节点位于该无源混频器的输出端与该跨阻放大器的输出端之间。本发明所提出的接收器,可提供高线性度基频信号给无线通信系统。
-
公开(公告)号:CN107453775A
公开(公告)日:2017-12-08
申请号:CN201710732227.9
申请日:2017-08-24
申请人: 南京理工大学
CPC分类号: H04B1/30 , H04B1/1027 , H04B2001/305
摘要: 本发明公开一种零中频接收机,包括天线(1)、射频频率选择滤波器(2)、功率放大器(3)、射频混频器(4)、中频功率放大器(5)、中频信道选择滤波器(6)、正交解调器、谐波抑制功分器(11)和本振频率源(12);天线(1)、射频频率选择滤波器(2)、功率放大器(3)依次串联后与射频混频器(4)的信号输入端相连,射频混频器(4)的信号输出端接中频功率放大器(5)的输入端,第一低通滤波器(81)输出I路信号,第二低频滤波器(82)输出Q路信号;谐波抑制功分器(11)的输入端接本振频率源(12),其第一输出端接射频混频器(4)的比较信号输入端。本发明的零中频接收机,直流偏移小、本振泄露少。
-
公开(公告)号:CN106487404A
公开(公告)日:2017-03-08
申请号:CN201610994870.4
申请日:2016-11-11
申请人: 成都嘉纳海威科技有限责任公司
CPC分类号: H04B1/30 , H03F3/45 , H03F3/45968 , H04B2001/305
摘要: 本发明涉及一种用于消除输出直流失调的电路及方法。电路包括依次连接的前级放大电路、幅度检测电路、检波电路、调整电流产生电路以及直流修正电路;前级放大电路与直流修正电路相连接。本发明通过合理设置相关电阻的阻值,可以消除不同失调程度的差分信号的失调电压;由于采用先检测原信号的幅度,依据原信号的幅度来计算调整值,利用计算出的调整值来调整原信号,所以本发明在原信号幅度变化时也可实时调整,应用灵活广泛。
-
公开(公告)号:CN104009770B
公开(公告)日:2016-06-01
申请号:CN201410059936.1
申请日:2014-02-21
申请人: 晨星半导体股份有限公司
IPC分类号: H04B1/26
CPC分类号: H04B1/10 , H04B1/30 , H04B2001/305
摘要: 本发明提供的射频接收器包含第一混波器、第二混波器、谐振电路及直流电路。第一混波器和第二混波器分别接收一射频信号。谐振电路系耦接至第一混波器和第二混波器的共同输入端。一多相反馈电路系耦接至第二混波器的一输出。该直流电路系耦接并提供一直流电流至第一混波器的一输出。该谐振电路的一共振频率被设定为使得该多相反馈电路的跨压为一预设电压。
-
公开(公告)号:CN105306081B
公开(公告)日:2018-03-30
申请号:CN201510315305.6
申请日:2015-06-10
申请人: 亚德诺半导体集团
CPC分类号: H03G3/3052 , H03G3/3068 , H04B1/30 , H04B2001/305
摘要: 本发明涉及低中频接收器、IQ接收器和收发器。LIF接收器,包括接收器路径,包括:混频器,被配置以混频接收的RF信号和本地振荡器信号,以提供比接收的RF信号的较低频率的IF信号;带通滤波器,用于滤波IF信号;PGA,用于放大滤波的IF信号;ADC,用于将放大滤波的IF信号转换为数字信号;转换器,用于将数字信号转换为基带数字信号;以及AGC,用于响应接收RF信号的幅度,设置PGA的增益。可编程DC信号源注入编程DC偏移信号到由ADC转换的放大滤波IF信号,信号传感器,可操作地连接到PGA之后的接收器路径,确定编程DC偏移信号的PGA信号输出的极性。控制器确定编程DC偏移信号,用于在PGA的至少一个增益设置不存在接收的RF信号时,实质上最小化所述基带信号的幅度。
-
公开(公告)号:CN104779964B
公开(公告)日:2017-05-24
申请号:CN201410784871.7
申请日:2014-12-17
申请人: 恩智浦有限公司
发明人: 罗伯特·鲁滕 , 吕西安·约翰内斯·布伦默斯 , 扬·范信德瑞
IPC分类号: H04B1/16
CPC分类号: H03D7/1466 , H03D3/009 , H04B1/16 , H04B1/30 , H04B2001/305 , H04L27/3863
摘要: 一种RF接收机系统和方法是用IF正交混合,其中具有在数字域的进一步混合和通道滤波,以隔离所需要的频率。系数估计单元用于从过滤的同相和正交所需要的信号和从过滤的同相和正交镜像信号产生相位校正系数和振幅校正系数。
-
公开(公告)号:CN104796088A
公开(公告)日:2015-07-22
申请号:CN201510029396.7
申请日:2015-01-21
申请人: 英飞凌科技股份有限公司
IPC分类号: H03D7/14
CPC分类号: H04B1/30 , G01S7/032 , G01S7/354 , G01S13/34 , G01S13/931 , G01S2007/358 , H03D3/008 , H04B2001/305 , H04B2001/307
摘要: 本发明涉及用于混频器的系统和方法。依照实施例,一种电路包含混频器、低通滤波器电路和差分电路,该混频器具有信号输入端口、本地振荡器输入端口和输出端口,该低通滤波器电路具有耦合到混频器的输出端口的输入和被配置成连接到分流电容器的端子,该差分电路具有耦合到混频器的输出端口的第一输入和耦合到低通滤波器的输出的第二输入。差分电路的输出基本上抑制混频器的输出端口处的DC信号分量。
-
-
-
-
-
-
-
-
-