-
公开(公告)号:CN101351973B
公开(公告)日:2013-07-03
申请号:CN200680049724.9
申请日:2006-10-27
申请人: 高通股份有限公司
IPC分类号: H04B7/26
CPC分类号: H04L5/0041 , H03M13/2725 , H03M13/276 , H03M13/2789 , H03M13/2957 , H04B1/7143 , H04J13/00 , H04L1/0003 , H04L1/0026 , H04L1/0625 , H04L5/0007 , H04L5/0026 , H04L5/005 , H04L25/0228 , H04L27/2602 , H04W52/54
摘要: 一种在无线通信系统中发射时序矫正消息的方法,该方法包括:产生所述时序矫正消息,该消息包括8比特MessageID字段、2比特NumSectors字段和16比特TimingCorrection字段,其中,所述NumSectors字段表明所述消息中扇区记录的数量,所述TimingCorrection字段表明对所述扇区的时序矫正,最后15比特以1/8码片为单位表明时序矫正的幅度;以及在通信链路上发射所述时序矫正消息。
-
公开(公告)号:CN101346893A
公开(公告)日:2009-01-14
申请号:CN200680049294.0
申请日:2006-10-27
申请人: 高通股份有限公司
CPC分类号: H04L5/0041 , H03M13/2725 , H03M13/276 , H03M13/2789 , H03M13/2957 , H04B1/7143 , H04J13/00 , H04L1/0003 , H04L1/0026 , H04L1/0625 , H04L5/0007 , H04L5/0026 , H04L5/005 , H04L25/0228 , H04L27/2602 , H04W52/54
摘要: 提供一种为正向链路跳变产生排列的方法和设备,包括初始化排列常数;确定p的值,使得i<2p,其中i是第一计数器;将第二计数器j初始化成0;将x设置成i+1,其中x是阵列A的元素下标;给伪噪声(PN)寄存器n个时钟脉冲,以产生伪随机数;将x设置成所述伪随机数的最低p位;将j加1;判断x是否大于i;如果x大于i,就将x设置成x-i;交换所述阵列A中的第i个和第x个元素;让计数器i减1;并且基于所产生的跳排列,将跳端口集合映射到子载波集合。
-
公开(公告)号:CN101322317B
公开(公告)日:2013-05-29
申请号:CN200680016120.4
申请日:2006-05-09
申请人: 高通股份有限公司
发明人: N·布杉
CPC分类号: H03M13/2771 , H03M13/271 , H03M13/2725 , H03M13/2957 , H03M13/6306 , H03M13/6381 , H04L1/0066 , H04L1/1819
摘要: 无线通信系统中的一种设备和方法,用于将系统比特与奇偶校验比特交织以生成一可按多时隙分组从基站串传送到远程站的输出序列。该设备包括存储元件和耦合到该存储元件的控制元件,其中该控制元件元被配置成将这些系统比特和奇偶校验比特多路分解成多个序列(400),其中这些系统比特和奇偶校验比特被顺序地分布在这些序列中。该控制元件被进一步配置成基于一索引集合(402)来重排这些序列,将这些序列编组成多个片段,并交织这些片段中的每一个以形成具有元素的矩阵。该控制元件还被配置成调制这些矩阵的元素(406),并截断每一矩阵的已调制元素(408),以产生包括来自这些矩阵中的每一矩阵的经截断的调制元素的输出序列。
-
公开(公告)号:CN101346894A
公开(公告)日:2009-01-14
申请号:CN200680049341.1
申请日:2006-10-27
申请人: 高通股份有限公司
CPC分类号: H04L5/0041 , H03M13/2725 , H03M13/276 , H03M13/2789 , H03M13/2957 , H04B1/7143 , H04J13/00 , H04L1/0003 , H04L1/0026 , H04L1/0625 , H04L5/0007 , H04L5/0026 , H04L5/005 , H04L25/0228 , H04L27/2602 , H04W52/54
摘要: 提供一种为反向链路跳变产生排列的方法和设备,包括初始化排列常数;确定p的值,使得i<2p,其中i是第一计数器的值;将第二计数器j初始化成0;将x设置成i+1,其中x是阵列A的元素下标;给伪噪声(PN)寄存器n个时钟脉冲,以产生伪随机数;将x设置成所述伪随机数的最低p位;将j加1;判断是否j等于3或者x小于或等于i;判断x是否大于i;x设置成x-i;交换所述阵列A中的第i个和第x个元素;让计数器i减1;并且基于所产生的跳排列,将跳端口集合映射到子载波集合。
-
公开(公告)号:CN101904102B
公开(公告)日:2013-09-11
申请号:CN200880122297.1
申请日:2008-12-17
申请人: 高通股份有限公司
发明人: M·曼苏尔
IPC分类号: H03M13/27
CPC分类号: G06F13/1647 , G06F12/0607 , H03M13/27 , H03M13/2703 , H03M13/2725 , H03M13/275 , H03M13/2764 , H03M13/2789
摘要: 本发明描述了用于为剪除式交织器和剪除式解交织器有效生成地址的技术。在一个方面中,可以通过确定对应于线性地址的无效映射的总数将线性地址映射到交织地址。可以将线性地址与无效映射的总数求和从而获得中间地址。随后,可以基于中间地址的非剪除式交织器函数确定剪除式交织器的交织地址。剪除式交织器可以是剪除式比特反转交织器、由比特反转函数和线性同余序列函数组成的剪除式Turbo交织器、或者某些其他类型的交织器。可以迭代确定无效映射的总数,并且对于不同类型的剪除式交织器可以以不同方式执行每次迭代。
-
公开(公告)号:CN101346893B
公开(公告)日:2012-11-07
申请号:CN200680049294.0
申请日:2006-10-27
申请人: 高通股份有限公司
IPC分类号: H04L5/00 , H04L27/26 , H04B1/7143
CPC分类号: H04L5/0041 , H03M13/2725 , H03M13/276 , H03M13/2789 , H03M13/2957 , H04B1/7143 , H04J13/00 , H04L1/0003 , H04L1/0026 , H04L1/0625 , H04L5/0007 , H04L5/0026 , H04L5/005 , H04L25/0228 , H04L27/2602 , H04W52/54
摘要: 提供一种为正向链路跳变产生排列的方法和设备,包括初始化排列常数;确定p的值,使得i<2p,其中i是第一计数器;将第二计数器j初始化成0;将x设置成i+1,其中x是阵列A的元素下标;给伪噪声(PN)寄存器n个时钟脉冲,以产生伪随机数;将x设置成所述伪随机数的最低p位;将j加1;判断x是否大于i;如果x大于i,就将x设置成x-i;交换所述阵列A中的第i个和第x个元素;让计数器i减1;并且基于所产生的跳排列,将跳端口集合映射到子载波集合。
-
公开(公告)号:CN101971504A
公开(公告)日:2011-02-09
申请号:CN200880127609.8
申请日:2008-12-23
申请人: LSI公司
IPC分类号: H03M13/29
CPC分类号: H03M13/296 , H03M13/2725 , H03M13/6508 , H03M13/6513 , H03M13/6519 , H03M13/6525 , H03M13/6544 , H03M13/6569
摘要: 本发明提供了用于多个代码类型的可编程解码的方法和设备。一种用于对使用多个代码类型之一而编码的数据进行解码的方法,其中,每个代码类型对应于一个通信标准。标识与数据相关联的代码类型,并将数据分配给多个可编程并行解码器。所述可编程并行解码器能够被重配置为对使用所述多个代码类型中的每一个而编码的数据进行解码。还提供了一种用于使用通信网络在M个并行解码器之中对数据进行交织的方法。采用交织器表,其中,交织器表中的每个条目将所述M个并行解码器中的一个识别为用于已交织的数据的通信网络的目标解码器和目标地址。通过将数据写入通信网络的目标地址来对数据进行交织。所述通信网络可以包括例如纵横开关和/或一个或多个先进先出缓冲器。
-
公开(公告)号:CN101351983B
公开(公告)日:2012-02-08
申请号:CN200680049756.9
申请日:2006-10-27
申请人: 高通股份有限公司
IPC分类号: H04L1/00
CPC分类号: H04L5/0041 , H03M13/2725 , H03M13/276 , H03M13/2789 , H03M13/2957 , H04B1/7143 , H04J13/00 , H04L1/0003 , H04L1/0026 , H04L1/0625 , H04L5/0007 , H04L5/0026 , H04L5/005 , H04L25/0228 , H04L27/2602 , H04W52/54
摘要: 一种用于无线通信系统中1/3速率卷积编码器的比特去复用方法和装置。该方法包括从1/3速率卷积编码器接收比特;对收到的所述比特进行去复用,所述去复用包括将所述比特顺序分配到标为V0、V1和V2的3个序列中去,使得第一比特进入所述V0序列,第二比特进入所述V1序列,第三比特进入所述V2序列;以及对所述序列进行排序,使得V0是第一序列,V1是第二序列,V2是第三序列。
-
公开(公告)号:CN102281074A
公开(公告)日:2011-12-14
申请号:CN201110153798.X
申请日:2011-06-09
申请人: NXP股份有限公司
发明人: 纳赫·恩靳
CPC分类号: H03M13/2789 , H03M13/271 , H03M13/2725 , H03M13/2739 , H03M13/276 , H03M13/2764 , H03M13/2771 , H03M13/2775 , H03M13/6519 , H03M13/6525
摘要: 本发明提供了一种可重新配置的交织器,被配置为产生交织地址序列,可配置用于至少两种不同的交织模式。可重新配置的交织器包括多个可重新配置的计数器111,121。计算器所计数的值的数目可配置为它们的起始值。交织器还包括多个存储器112,122,其中计数器表示存储器位置,使得可以获取值。计算元件130根据获取的值计算交织地址序列。通过重新配置计数器以及可能地改变存储器的内容,交织器可以配置用于不同的交织模式。
-
公开(公告)号:CN101351983A
公开(公告)日:2009-01-21
申请号:CN200680049756.9
申请日:2006-10-27
申请人: 高通股份有限公司
IPC分类号: H04L1/00
CPC分类号: H04L5/0041 , H03M13/2725 , H03M13/276 , H03M13/2789 , H03M13/2957 , H04B1/7143 , H04J13/00 , H04L1/0003 , H04L1/0026 , H04L1/0625 , H04L5/0007 , H04L5/0026 , H04L5/005 , H04L25/0228 , H04L27/2602 , H04W52/54
摘要: 一种用于无线通信系统中1/3速率卷积编码器的比特去复用方法和装置。该方法包括从1/3速率卷积编码器接收比特;对收到的所述比特进行去复用,所述去复用包括将所述比特顺序分配到标为V0、V1和V2的3个序列中去,使得第一比特进入所述V0序列,第二比特进入所述V1序列,第三比特进入所述V2序列;以及对所述序列进行排序,使得V0是第一序列,V1是第二序列,V2是第三序列。
-
-
-
-
-
-
-
-
-