-
公开(公告)号:CN102338668B
公开(公告)日:2015-11-25
申请号:CN201010238544.3
申请日:2010-07-27
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G01K7/01
摘要: 本发明实施例公开了一种温度检测电路,该电路包括:用于产生第一电压和第二电压的第一电路;其中,第一电压和第二电压分别是所述第一电路中不同的三极管的基极-发射极电压;和用于根据第一电压和第二电压的差值与绝对温度值成正比的关系,对第一电路输出的第一电压和第二电压进行运算的运算电路,使得运算电路输出的电压值等于绝对温度值。本发明技术方案利用三极管之间的基极-发射极电压(即VBE)的差值就与绝对温度值成正比的特性,对第一电压和第二电压进行运算、输出与绝对温度值对应的电压的运算电路,使得该温度检测电路不需要单独的基准电压源,使得该温度检测电路的结构简单,易于实现。
-
公开(公告)号:CN102384999B
公开(公告)日:2015-08-19
申请号:CN201010268513.2
申请日:2010-08-30
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G01R19/165 , G06F11/267
摘要: 本发明实施例公开了一种高速传输事件检测方法及电路,本发明实施例中通过由于第一、二电压电流转换器可以将输入的电压信号转换为电流信号,将输入的差分电压信号的正、负信号的电压差是否大于输入的参考电压值的判断,转化为输出的电流信号的电流值是否大于输出参考电流信号的电流值,每个比较器中仅仅需要比较一次,从而在同等比较器电路条件下,提高了比较器的处理信号的速度。
-
公开(公告)号:CN103916612A
公开(公告)日:2014-07-09
申请号:CN201210594358.2
申请日:2012-12-28
申请人: 深圳艾科创新微电子有限公司
CPC分类号: H04N7/0135 , H04N5/4401 , H04N7/0105 , H04N21/4305 , H04N21/44004
摘要: 本发明实施例公开了一种任意比例缩放系统,该系统包括行缓存控制单元、行缓存单元、第一加权单元、点缓存单元、时钟产生单元、第二加权单元和锁存单元,其中输入数据Yin经行缓存控制单元输入至行缓存单元中备用,第一加权单元自所述行缓存单元中读取数据作加权处理从而得到垂直方向缩放处理后的数据,输入至点缓存单元缓存,第二加权模块自所述点缓存单元中读取数据作水平方向的加权处理,得到的数据经锁存单元输出行场任意比例缩放处理后的视频数据。基于所述缩放系统,本发明还提出了一种缩放方法。本发明技术方案既可以实现优异的视频处理效果,又节省了芯片面积,大大降低了芯片成本,同时能够实现实时视频的任意比例缩放。
-
公开(公告)号:CN101499325A
公开(公告)日:2009-08-05
申请号:CN200810065345.X
申请日:2008-02-03
申请人: 深圳艾科创新微电子有限公司
摘要: 本发明公开了一种具有可变纠错能力的非易失性存储系统,该系统包括:系统总线接口模块、RS编码器、RS解码器、NAND读写时序产生器和纠错能力配置模块,纠错能力配置模块通过总线接口模块与外界进行指令输入与纠错信息反馈,所述纠错能力配置模块根据指令分别对RS编码器和RS解码器进行纠错能力配置,并分别将从RS编码器和RS解码器得到的反馈信息通过总线接口模块输出。本发明所述系统兼顾了速度和纠错能力的双方面考虑,实现了不同的工作环境下调节纠错能力,以获得最佳的纠错配置。
-
公开(公告)号:CN100462941C
公开(公告)日:2009-02-18
申请号:CN200610033466.7
申请日:2006-01-26
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G06F12/10
摘要: 本发明针对当指令码流比较密集时,存储器中指令地址转换器(ITLB)向联合地址转换器(JTLB)发出更新请求,从而降低访问存储器速度的问题,公开了一种配置存储器空间的方法。该方法通过配置联合地址转换器(JTLB)和指令地址转换器(ITLB)所占的空间比例,在不增加硬件的情况下,可灵活增加ITLB的存储空间,减小指令请求响应的时间,从而加快了存储器访问的速度,提高了CPU的性能。
-
公开(公告)号:CN100454969C
公开(公告)日:2009-01-21
申请号:CN200510102274.2
申请日:2005-12-12
申请人: 深圳艾科创新微电子有限公司
IPC分类号: H04N5/208
摘要: 本发明提供了一种视频图像的亮度瞬态增强方法,该方法包括了四个步骤,先利用一阶导数及二阶导数检测出图像中的边缘像素点,然后判断该边缘像素点是处于大面积物体之间的边缘还是细小物体之间的边缘,对于细小物体之间的边缘像素点,则用该点及左右两点中的最大亮度值或最小亮度值代替;对大面积物体之间的边缘像素点,由二阶导数控制用来替代该点亮度值的像素的位置,当二阶导数大于零时,用之前的点替代,当二阶导数小于零时,则用之后的点替代。经过以上的步骤,能够明显地提升边缘的陡度,增强亮度瞬态特性。
-
公开(公告)号:CN101196862A
公开(公告)日:2008-06-11
申请号:CN200610157442.2
申请日:2006-12-08
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G06F13/36
摘要: 本发明公开了一种双总线无缝式自切换的方法,该方法使用了总线状态监控单元对总线的状态进行实时在线监控,总线自切换单元根据总线状态和总线仲裁输出的总线优先级对总线进行自切换,使访问请求能在总线有效时间内直接送到目标总线中;并且对没有被送到目标总线的访问请求产生相应的响应信号返回请求总线,总线间数据则根据各总线标准采用不同的桥接单元以实现数据转换。该方法使MCU能够在目标总线可用或上一个总线访问请求结束的时候,实现对下一个总线访问的请求,实现无缝切换访问和数据转换,提高了总线的切换访问效率,使嵌入式系统设计时更具有灵活性。
-
公开(公告)号:CN101196847A
公开(公告)日:2008-06-11
申请号:CN200610157443.7
申请日:2006-12-08
申请人: 深圳艾科创新微电子有限公司
摘要: 本发明公开了一种可用于片上系统中CPU掩模只读程序存储器自动维护的方法。该方法在不改变CPU内部结构、不占用CPU中断资源和不减慢CPU运行速度的情况下,通过对CPU掩模只读程序存储器错误区段程序自动屏蔽、跳转,对掩模只读程序存储器可能潜在的错误进行自动维护,具体包括如下步骤:当CPU程序存储器自动维护功能被激活时,比较器将处于透明监控状态,CPU发出的地址直接通过;其中,当CPU当前发出的程序存储器地址与更新目标地址相同时,模块自动产生一个替换该地址的跳转指令(JMP);CPU地址转移到正确的地址,读取更新过的正确指令数据;当更新指令读取、执行完毕后,单元电路又将系统切换同正常状态。
-
公开(公告)号:CN101075938A
公开(公告)日:2007-11-21
申请号:CN200610060811.6
申请日:2006-05-19
申请人: 深圳艾科创新微电子有限公司
摘要: 本发明公开了一种手机通讯协议与USB海量存储协议间的转换系统及方法,该系统包括USB设备端,负责与计算机的标准USB接口相连;微控制器模块,通过软件程序的控制实现对整个系统的控制,其中所述的微控制器模块包括一微处理器(MCU),存放程序的只读存储器(ROM)和存放变量和临时数据的随机存储器(SRAM)。USB主机端或异步收发器(UART),运用该转换系统和方法可以使手机直接作为USB移动存储设备与计算机进行数据交换,其操作和使用与普通U盘一样,无需安装专门的设备驱动程序。
-
公开(公告)号:CN102385565B
公开(公告)日:2016-02-10
申请号:CN201010268499.6
申请日:2010-08-30
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G06F13/40
摘要: 本发明实施例公开了一种通用串行接口全速接收方法和装置,其中,该方法包括:将输入的差分信号线正信号线上的电压升高M,其中,M为电压升高的数值;根据差分信号的共模电压与升高电压M的线性关系,调整升高电压M的差分信号线的正信号线上的电压与差分信号的负信号线上的电压的电压差;其中,调整后的差分信号线上的电压差,与正信号线上的电压升高M之前差分信号线上的电压差相同;根据调整后的电压差,将调整后的差分信号转换为串行信号输出。本发明技术方案克服了由于差分信号的电压差低于USB全速接收装置中比较器的灵敏度,导致的接收出错的缺点。
-
-
-
-
-
-
-
-
-