-
公开(公告)号:CN111313897A
公开(公告)日:2020-06-19
申请号:CN202010061855.0
申请日:2016-12-19
申请人: 亚德诺半导体集团
摘要: 公开了闪存模数转换器校准。模数转换器(ADC)是可以包括参考混洗器和环路滤波器的设备。ADC可以通过参考混洗器的指针的增量调整,改变环路滤波器的系数以及将ADC的校准码存储在非易失性存储器中来实现更好的性能。通过递增地调整参考混洗器的指针,可以比利用指针的随机调整更有效地执行校准。通过临时改变环路滤波器系数,可以将更大量的活动引入环路滤波器。该活动可以允许校准更有效地进行。通过将校准码存储在非易失性存储器中,可以减少用于校准码的搜索空间。因此,可以更快地进行校准,并且可以提高校准本身。
-
公开(公告)号:CN104980946B
公开(公告)日:2019-10-18
申请号:CN201510159671.7
申请日:2015-04-07
申请人: 亚德诺半导体集团
发明人: P·J·普拉特
IPC分类号: H04W24/00
摘要: 本发明涉及主导信号检测方法和装置。用于定位主频率的单个复杂计算,诸如频率范围内的干扰信号,由多个更容易的代替。在第一频率范围内分析信号,以在其中定位至少一个相对显著频率分量。此可涉及:使用电子硬件分析频率的测试范围,以确定在测试范围内的潜在显著分量;和使用电子硬件确定是否已满足结束分析的条件。如果条件没有得到满足,测试范围被修改作为分析的结果,并重复分析和确定的操作。
-
-
公开(公告)号:CN106024778B
公开(公告)日:2019-06-25
申请号:CN201610177529.X
申请日:2016-03-25
申请人: 亚德诺半导体集团
摘要: 本公开文本的方面涉及检测及记录与诸如静电释放(ESD)事件之类的电气过应力(EOS)事件关联的信息。例如,在一个实施例中,设备包括电气过应力保护装置、配置成检测EOS事件的发生的检测电路、以及配置成存储表示EOS事件的信息的存储器。
-
公开(公告)号:CN105099442B
公开(公告)日:2019-06-14
申请号:CN201510261118.4
申请日:2015-05-21
申请人: 亚德诺半导体集团
IPC分类号: H03L7/08
CPC分类号: H04L7/033 , H04L7/0083 , H04L7/046 , H04L27/0008 , H04L27/10 , H04L27/106
摘要: 本发明涉及模块化信号采集与检测的装置和方法。获取和跟踪数据信号的装置和方法在本发明中被公开。两种不同的CDR电路被配置以基于两种不同的调制方式来获取和跟踪数据。当在采集模式时,第一CDR电路可以通过以降低的时钟速率对信号进行采样来获取数据信号并在发现前置码时交接给第二CDR电路。此外,在采集模式中,数据采集和跟踪电路会决定前置码信号的功率电平,并根据前置码的发现动态调节跟踪周期的阈值水平。
-
公开(公告)号:CN105591653B
公开(公告)日:2019-05-14
申请号:CN201510755301.X
申请日:2015-11-09
申请人: 亚德诺半导体集团
IPC分类号: H03M3/00
摘要: 本申请公开了一种具有跨导器网络用于动态调整环路滤波器系数的△‑Σ调制器。动态可调跨导器包括用于基于电压信号产生电流信号的电压‑电流转换器级;和电流缩放级,用于通过缩放因子来调整所述电流信号以实现特定的跨导。电流缩放级包括具有相关联的粗调步骤的粗调机构和具有相关联的微调步骤的微调机构,其中所述缩放因子是粗调步骤到微调步骤的比例。Δ‑Σ调制器可以通过动态调整跨导以实现特定电阻而实现跨导器,以产生环路滤波器系数。
-
公开(公告)号:CN109239435A
公开(公告)日:2019-01-18
申请号:CN201810953719.5
申请日:2014-05-30
申请人: 亚德诺半导体集团
摘要: 本公开涉及电信号测量。本发明涉及电气测量设备。电气测量设备包括测量装置,构造为关于电路布置,电路产生电信号,测量装置在如此布置时操作以测量电信号。电气测量设备还包括信号源,操作以将参考输入信号施加于测量装置,由此来自测量装置的输出信号包括与电信号对应的电输出信号和与参考输入信号对应的参考输出信号,参考输入信号在每个周期上重复且基本分段恒定。电气测量设备还包括处理设备,操作以:确定至少一个累积表示,包括对输出信号的多个接收的部分求和,每个部分对应参考输入信号的周期的至少一部分且是相同部分;以及根据至少一个累积表示和参考输入信号确定测量装置的传递函数、测量装置的传递函数的变化和电信号中的至少一个。
-
公开(公告)号:CN104980154B
公开(公告)日:2019-01-04
申请号:CN201510157734.5
申请日:2015-04-03
申请人: 亚德诺半导体集团
IPC分类号: H03M1/10
摘要: 数模转换器(DAC)广泛用于电子产品。这些DAC通常不理想,并通常表现出误差,诸如静态失配误差。本发明描述用于连续时间△‑Σ调制器中的DAC静态失配(CTDSM)的数字校准技术。该方法利用DAC单元元件(UE)自身来衡量对方的不匹配。除了DAC驱动程序或比较器中的逻辑设计,没有多余的设计电路。该方法是用于高性能CTDSM的有吸引力的校准技术,特别适用于具有低过采样率(OSR)的多千兆赫兹范围内中的高速系统。
-
-
公开(公告)号:CN105224476B
公开(公告)日:2018-12-18
申请号:CN201510329085.2
申请日:2015-06-15
申请人: 亚德诺半导体集团
IPC分类号: G06F12/0895
摘要: 本公开涉及高速缓存路预测。在示例中,提供了用于预测在多路高速缓存中请求的内存地址更可能被保留在哪一路的系统和方法基于由其访问的最后的路,如果指定地址寄存器可用。如果不可用,那么系统可以确定没有最好的预测可用。在这种情况下,每路都是可读的,且多余的值被忽略,或高速缓存填充被适时地执行。在某些实施方案中,在基址加偏移量寻址模式中,只有加法运算的最低有效位的一部分被用于路预测。这使得在全宽加法完成前做出决定,使时钟周期长度不会不必要地由预测操作加长。
-
-
-
-
-
-
-
-
-