闪存模数转换器校准
    1.
    发明授权

    公开(公告)号:CN106899303B

    公开(公告)日:2020-06-26

    申请号:CN201611178362.5

    申请日:2016-12-19

    IPC分类号: H03M3/00

    摘要: 公开了闪存模数转换器校准。模数转换器(ADC)是可以包括参考混洗器和环路滤波器的设备。ADC可以通过参考混洗器的指针的增量调整,改变环路滤波器的系数以及将ADC的校准码存储在非易失性存储器中来实现更好的性能。通过递增地调整参考混洗器的指针,可以比利用指针的随机调整更有效地执行校准。通过临时改变环路滤波器系数,可以将更大量的活动引入环路滤波器。该活动可以允许校准更有效地进行。通过将校准码存储在非易失性存储器中,可以减少用于校准码的搜索空间。因此,可以更快地进行校准,并且可以提高校准本身。

    频域ADC闪存校准
    2.
    发明公开

    公开(公告)号:CN106899296A

    公开(公告)日:2017-06-27

    申请号:CN201611163546.4

    申请日:2016-12-16

    IPC分类号: H03M1/08 H03M1/10 H03M3/00

    摘要: 本申请涉及频域ADC闪存校准。快闪模数转换器(ADC)包括将模拟输入信号转换为数字输出信号的比较器。这些比较器的偏移引入噪声,并可能损害ADC的性能。因此,使用校准码来校准这些比较器。传统的校准方法通过从输入信号中去除ADC来确定这些校准码。否则,在校准测量中难以区分噪声和信号。相反,实施例可以在ADC将输入信号转换为数字信号时确定校准码。这样的实施例可以通过频域技术来实现。在采用频域功率计的实施例中,可以从功率测量中去除输入信号。这种移除使得能够精确地测量带内噪声,而不会使测量被输入信号功率破坏。

    闪存模数转换器校准
    4.
    发明公开

    公开(公告)号:CN111313897A

    公开(公告)日:2020-06-19

    申请号:CN202010061855.0

    申请日:2016-12-19

    IPC分类号: H03M1/06 H03M1/34 H03M3/00

    摘要: 公开了闪存模数转换器校准。模数转换器(ADC)是可以包括参考混洗器和环路滤波器的设备。ADC可以通过参考混洗器的指针的增量调整,改变环路滤波器的系数以及将ADC的校准码存储在非易失性存储器中来实现更好的性能。通过递增地调整参考混洗器的指针,可以比利用指针的随机调整更有效地执行校准。通过临时改变环路滤波器系数,可以将更大量的活动引入环路滤波器。该活动可以允许校准更有效地进行。通过将校准码存储在非易失性存储器中,可以减少用于校准码的搜索空间。因此,可以更快地进行校准,并且可以提高校准本身。

    高速ADC应用的LC晶格延迟线

    公开(公告)号:CN104883187B

    公开(公告)日:2018-11-20

    申请号:CN201510089187.1

    申请日:2015-02-27

    IPC分类号: H03M1/12

    摘要: 本公开涉及高速ADC应用的LC晶格延迟线。本公开描述对于高速CT模数转换器(ADC)应用使用无源连续时间(CT)延迟线的技术和方法。在这些CT ADC常见的连续时间残余产生阶段,模拟输入和DAC输出之间的适当延迟是至关重要的。具体来说,采用基于电感‑电容(LC)的晶格延迟元件,以使能高性能CT流水线ADC和CTΔ‑Σ(ΔΣ)ADC。使用基于LC晶格的延迟元件对于具有良好控制阻抗的连续时间信号提供宽频带群延迟。特别是需要在CT信号和它的数字化版本之间产生低噪声和低失真残留的架构中,这将是重要的电路元件以架构高性能的CT ADC。基于LC晶格的延迟元件使能高速连续时间流水线ADC和Δ‑ΣADC所需的无噪声、无失真的宽带延迟。

    连续MASH ADCS的抖动注入

    公开(公告)号:CN107786208B

    公开(公告)日:2021-08-03

    申请号:CN201611169196.2

    申请日:2016-12-16

    IPC分类号: H03M3/00

    摘要: 本公开涉及连续MASH ADCS的抖动注入。对于连续时间多级噪声整形模数转换器(CT MASH ADC),量化噪声消除通常需要估计传递函数,例如前端调制器的噪声传递函数。为了估计噪声传递函数,可以在前端调制器中注入抖动信号。然而,如何可以注入抖动信号并不重要,因为抖动信号可能潜在地泄漏到后端调制器并导致总体噪声劣化。为了解决这些问题中的一些,抖动信号被注入到前端调制器的闪速模数转换器(ADC)之后。此外,可以使用虚拟比较器结构来使抖动与目标闪速ADC的量化噪声同步。

    高速ADC应用的LC晶格延迟线

    公开(公告)号:CN104883187A

    公开(公告)日:2015-09-02

    申请号:CN201510089187.1

    申请日:2015-02-27

    IPC分类号: H03M1/12

    摘要: 本公开涉及高速ADC应用的LC晶格延迟线。本公开描述对于高速CT模数转换器(ADC)应用使用无源连续时间(CT)延迟线的技术和方法。在这些CT ADC常见的连续时间残余产生阶段,模拟输入和DAC输出之间的适当延迟是至关重要的。具体来说,采用基于电感-电容(LC)的晶格延迟元件,以使能高性能CT流水线ADC和CTΔ-Σ(ΔΣ)ADC。使用基于LC晶格的延迟元件对于具有良好控制阻抗的连续时间信号提供宽频带群延迟。特别是需要在CT信号和它的数字化版本之间产生低噪声和低失真残留的架构中,这将是重要的电路元件以架构高性能的CT ADC。基于LC晶格的延迟元件使能高速连续时间流水线ADC和Δ-ΣADC所需的无噪声、无失真的宽带延迟。

    频域ADC闪存校准系统、方法及计算机可读介质

    公开(公告)号:CN106899296B

    公开(公告)日:2021-01-01

    申请号:CN201611163546.4

    申请日:2016-12-16

    IPC分类号: H03M1/08 H03M1/10 H03M3/00

    摘要: 本申请涉及频域ADC闪存校准系统、方法及计算机可读介质。快闪模数转换器(ADC)包括将模拟输入信号转换为数字输出信号的比较器。这些比较器的偏移引入噪声,并可能损害ADC的性能。因此,使用校准码来校准这些比较器。传统的校准方法通过从输入信号中去除ADC来确定这些校准码。否则,在校准测量中难以区分噪声和信号。相反,实施例可以在ADC将输入信号转换为数字信号时确定校准码。这样的实施例可以通过频域技术来实现。在采用频域功率计的实施例中,可以从功率测量中去除输入信号。这种移除使得能够精确地测量带内噪声,而不会使测量被输入信号功率破坏。