神经网络加速器、数据处理方法、电子设备及存储介质

    公开(公告)号:CN117494771A

    公开(公告)日:2024-02-02

    申请号:CN202210867431.2

    申请日:2022-07-22

    IPC分类号: G06N3/063 G06F3/06

    摘要: 本申请实施例公开了一种神经网络加速器、数据处理方法、电子设备及存储介质,神经网络加速器包括:卷积处理阵列、地址生成器、数据传输器和数据存储器;数据传输器,与卷积处理阵列、地址生成器,以及数据存储器分别耦合;卷积处理阵列,用于对媒体数据进行卷积处理,生成特征图数据;地址生成器,用于针对特征图数据中待上采样的第一数据,生成多个存储地址,并将多个存储地址传输至数据传输器;多个存储地址对应于数据存储器的多个存储单元;数据传输器,用于向数据存储器中多个存储地址的相应各存储单元,分别传输第一数据进行存储,以实现针对第一数据的上采样处理。

    存算一体运算方法、忆阻器神经网络芯片及存储介质

    公开(公告)号:CN114418080A

    公开(公告)日:2022-04-29

    申请号:CN202210108371.6

    申请日:2022-01-28

    IPC分类号: G06N3/063

    摘要: 本申请实施例公开了一种存算一体运算方法、忆阻器神经网络芯片及存储介质,其中,忆阻器神经网络芯片包括:至少一个模拟存算宏单元和至少一个混合存算宏单元,至少一个所述模拟存算宏单元与至少一个所述混合存算宏单元连接;所述至少一个模拟存算宏单元,用于在单元内的忆阻器阵列上施加输入的模拟电压,并将产生的模拟电流转换成预设范围内的模拟电压后输出;所述至少一个混合存算宏单元,用于在单元内的忆阻器阵列上施加所述至少一个模拟存算宏单元输出的模拟电压,并将产生的模拟电流依次进行钳位、相减、模数转换后输出。

    运算处理器、数据处理方法及装置、可读介质和电子设备

    公开(公告)号:CN117055841A

    公开(公告)日:2023-11-14

    申请号:CN202210482177.4

    申请日:2022-05-05

    发明人: 祝叶华 孙炜

    IPC分类号: G06F7/483

    摘要: 本公开提供一种运算处理器、数据处理方法及装置、可读介质和电子设备,涉及计算机技术领域。该运算处理器包括:两个或者两个以上结构相同的处理器核心,用于处理运算任务;通信线路,用于连接各所述处理器核心,并传输所述处理器核心之间在协作处理所述运算任务时共享的运算数据;其中,所述处理器核心的分布呈镜像布局以使所述处理器核心之间所述通信线路的路径最短。本公开提出的运算处理器,采用镜像对称的多核心硬件架构,提升运算处理器架构的可扩展性和灵活性,并且通过镜面对称的方式进行后端布局,节省了处理器核心之间的数据传输功耗,较短的数据传输路径减少了数据传输间的延时,提高运算性能。

    人工智能加速方法及器件、芯片、电子设备、存储介质

    公开(公告)号:CN116738130A

    公开(公告)日:2023-09-12

    申请号:CN202210199380.0

    申请日:2022-03-02

    发明人: 祝叶华 孙炜

    摘要: 本申请实施例公开了一种人工智能加速器,人工智能加速器布局规则,包括:控制器、k级数据调度单元和第一直接存储器访问DMA接口;控制器、k级数据调度单元中第k级数据调度单元至第一级数据调度单元,依次纵向排列;第一DMA接口部署在第k级数据调度单元上,第一DMA接口与控制器连接,用于接收控制器发送的数据调度命令;k级数据调度单元之间建立有第一传播链路,用于将数据调度命令从第k级数据调度单元反向传播至第一级数据调度单元,再将数据调度命令从第一级数据调度单元正向传播至第k级数据调度单元;k级数据调度单元的每级数据调度单元,用于在数据调度命令正向传播至单元内的情况下,按照数据调度命令中对应的子命令,执行数据调度操作。

    数据处理芯片、模组、终端及电源管理方法

    公开(公告)号:CN116107413A

    公开(公告)日:2023-05-12

    申请号:CN202111329007.4

    申请日:2021-11-10

    发明人: 祝叶华 姜坤

    IPC分类号: G06F1/3234

    摘要: 本申请涉及一种数据处理芯片、模组、终端及电源管理方法,涉及人工智能技术领域。该系统包括:数据处理芯片,包括:电源管理单元、第一缓存单元、第二缓存单元和数据处理单元;该电源管理单元用于控制对该第一缓存单元和第二缓存单元的供电;该第一缓存单元和该第二缓存单元用于缓存数据;该电源管理单元用于响应于该数据处理单元的第一状态,控制对该第一缓存单元供电,对该第二缓存单元不供电,响应于该数据处理单元的第二状态,控制对该第一缓存单元供电并对该第二缓存单元供电。通过本方案能够降低终端在的功耗。

    一种数据处理方法及装置、存储介质

    公开(公告)号:CN116009813A

    公开(公告)日:2023-04-25

    申请号:CN202111224717.0

    申请日:2021-10-20

    发明人: 孙炜 祝叶华

    IPC分类号: G06F7/544 G06N3/0464

    摘要: 本申请实施例提供了一种数据处理方法及装置、存储介质,该装置中部署计算单元阵列,计算单元阵列中的每一个计算单元由一组乘法器和与一组乘法器连接的一个加法寄存器组成;其中,一个乘法器用于对一个卷积核数据和一个输入特征数据进行乘法操作,一个加法寄存器用于对一组乘法器输出的一组数据进行累加和存储操作;计算单元阵列沿水平方向的每一组计算单元通过数据脉动的方式传播输入特征数据;计算单元阵列中的每一个计算单元中加载卷积核数据;计算单元阵列沿竖直方向的至少一个计算单元的至少一个加法寄存器进行累加并输出操作。

    一种数据处理方法及装置、处理器、存储介质

    公开(公告)号:CN114492774A

    公开(公告)日:2022-05-13

    申请号:CN202210039089.7

    申请日:2022-01-13

    发明人: 孙炜 祝叶华

    IPC分类号: G06N3/063 G06F9/54

    摘要: 本申请提供一种数据处理方法及装置、处理器、存储介质,该装置包括:数据写入端设置写入计数器,数据读取端设置读取计数器;写入计数器,用于在数据写入端每执行一次数据写入操作的情况下,利用一次数据写入操作对应的一次写入数据量同步更新第一缓冲数据量,以供数据写入端在下一次请求执行数据写入操作的情况下,根据写入计数器中记录的第一缓冲数据量确定下一次写入数据量;读取计数器,用于在数据读取端每执行一次数据读取操作的情况下,利用一次数据读取操作对应的一次读取数据量同步更新第二缓冲数据量,以供数据读取端在下一次请求执行数据读取操作的情况下,根据读取计数器中记录的第二缓冲数据量确定下一次读取数据量。

    容量获取方法、装置、电子设备及可读存储介质

    公开(公告)号:CN114266345A

    公开(公告)日:2022-04-01

    申请号:CN202111573498.7

    申请日:2021-12-21

    发明人: 祝叶华 姜坤

    IPC分类号: G06N3/063 G06N3/04

    摘要: 本申请公开了容量获取方法,应用于电子设备,所述电子设备包括处理器以及存储器,所述处理器和所述存储器相连接,所述方法包括:获取所述处理器的待处理数据;基于所述待处理数据,确定所述处理器的容量需求;基于所述容量需求,确定所述存储器的存储空间,所述存储空间用于存放所述待处理数据。由于处理器处理待处理数据时的容量需求是变化的,若给处理器设置存储空间较小的存储器,将不能满足处理器的容量需求,影响处理器性能;若给处理器设置存储空间较大的存储器,将会使电子设备的功耗增加,降低能耗比。本申请通过基于待处理数据的容量需求确定存储空间大小,既能满足处理器的容量需求,又不会造成存储空间的浪费,降低了功耗。

    数据处理方法、装置、存储介质及电子设备

    公开(公告)号:CN117217262A

    公开(公告)日:2023-12-12

    申请号:CN202210623224.2

    申请日:2022-06-01

    发明人: 祝叶华 孙炜

    IPC分类号: G06N3/0464 G06N3/063 G06N3/08

    摘要: 本申请实施例公开了一种数据处理方法、装置、存储介质及电子设备,其中,本申请实施例根据乘加阵列的容量信息,从目标卷积层的权重数据中确定待运算的第一权重向量;获取所述第一权重向量的第一零值标记序列,根据所述第一零值标记序列从所述第一权重向量中读取非零值权重,并将所述非零值权重分配至所述乘加阵列;根据所述第一零值标记序列,从所述目标卷积层的输入特征数据中读取与所述非零值权重匹配的特征值,并将所述特征值分配至所述乘加阵列进行运算。采用本申请实施例的方案,减小了乘加阵列在进行一次运算中参与计算的乘法单元的数量,节约了计算资源和数据传输带宽。