执行积和运算的运算电路

    公开(公告)号:CN111630509B

    公开(公告)日:2023-12-08

    申请号:CN201880085295.3

    申请日:2018-12-18

    Abstract: 位数相匹配。执行积和运算的运算电路设置有:LUT生成电路(1),在将系数c[n](n=1,...,N)划分为对时,输出针对所述对中的每一对计算的值;以及分布运算电路(2‑m),针对M组中的每一组并行计算积和运算的值z[m],所述积和运算的值z[m]是将包含M组数据x[m,n]的数据集X[m](m=1,…,M)中的数据x[m,n]分别乘以系数c[n]并对乘积求和的结果。分布运算电路(2‑m)包括:多个二项分布运算电路,基于通过将与本电路相对应的N个数据x[m,n]划分为对而获得的值、通过将系数c[n]划分为对而获得的值、以及LUT生成电路(1)所计算出的值,针对每一对计算二项积和运算的(56)对比文件US 2012173600 A1,2012.07.05US 2013318329 A1,2013.11.28US 2017139948 A1,2017.05.18WO 2014023871 A1,2014.02.13

    运算电路
    2.
    发明授权

    公开(公告)号:CN111615700B

    公开(公告)日:2023-12-08

    申请号:CN201880085302.X

    申请日:2018-12-18

    Abstract: 和,并将和作为y[m]输出。运算电路设置有:LUT生成电路(1),当将系数c[n](n=1,···,N)划分为对时,输出针对每个对计算的值;以及分布式计算电路(2‑m),针对M组数据x[m,n]中的每一组,并行计算乘积和计算值y[m],该乘积和计算值y[m]通过将包括M组在内的数据集X[m](m=1,···,M)中的数据x[m,n]分别乘以系数c[n]且将相乘后的值求和而获得。分布计算电路(2‑m)由以下项形成:多个二项式分布计算电路,基于通过将与分布式运算电路对应的N个数据集x[m,n]划分为对所获得的值、通过将系数c[n]划分为对所获得的值和由LUT生成电路(1)计算的值针对每对并行计算二(56)对比文件JP 2003178537 A,2003.06.27JP 2003337695 A,2003.11.28JP H08186525 A,1996.07.16US 2002015041 A1,2002.02.07US 2003154224 A1,2003.08.14US 2004174279 A1,2004.09.09US 2012173600 A1,2012.07.05US 2013185345 A1,2013.07.18US 6018754 A,2000.01.25US 6704762 B1,2004.03.09US 9489482 B1,2016.11.08

    数字信号处理装置及光收发器

    公开(公告)号:CN107852246B

    公开(公告)日:2020-02-21

    申请号:CN201680041874.9

    申请日:2016-09-05

    Abstract: 信号处理部(6a、6b)能够有选择地切换低效率调制方式的调制解调和高效率调制方式的调制解调而进行数字信号处理。输入输出接口部(A、B)的并行侧接口与信号处理部(6a)电连接。输入输出接口部(B)的串行侧接口与输入输出接口部(D)的串行侧接口电连接。选择部(7)在选择了低效率调制方式的情况下,将输入输出接口部(C)的并行侧接口和信号处理部(6b)连接,在选择了高效率调制方式的情况下,将输入输出接口部(C)的并行侧接口和输入输出接口部(D)的并行侧接口连接。

    光数字传输系统
    7.
    发明公开

    公开(公告)号:CN102197610A

    公开(公告)日:2011-09-21

    申请号:CN200980143025.4

    申请日:2009-11-13

    CPC classification number: H04J3/1652 H04J3/076 H04J2203/0089

    Abstract: 本发明的光数字传输系统在OTU帧内客户信号复用收容用的开销区域内新追加1字节的第二负填充用的字节,在客户信号复用收容用的净荷区域内的该支路时隙中新追加1字节的第三正填充用的字节,进而在客户信号复用收容用的开销区域内,新追加3处对第二负填充用的字节及第三正填充用的字节的使用进行控制的填充控制位,在需要利用追加了的第三正填充字节或追加了的第二负填充字节进行客户信号的收容的情况下,使用被追加的填充控制位来进行控制,在不需要利用追加的第三正填充字节及追加的第二负填充字节进行客户信号的收容的情况下,不使用被追加的填充控制位来进行填充控制。

    运算电路
    9.
    发明公开

    公开(公告)号:CN111630509A

    公开(公告)日:2020-09-04

    申请号:CN201880085295.3

    申请日:2018-12-18

    Abstract: 运算电路设置有:LUT生成电路(1),在将系数c[n](n=1,…,N)划分为对时,输出针对所述对中的每一对计算的值;以及分布运算电路(2-m),针对M组中的每一组并行计算积和运算的值z[m],所述积和运算的值z[m]是将包含M组数据x[m,n]的数据集X[m](m=1,…,M)中的数据x[m,n]分别乘以系数c[n]并对乘积求和的结果。分布运算电路(2-m)包括:多个二项分布运算电路,基于通过将与本电路相对应的N个数据x[m,n]划分为对而获得的值、通过将系数c[n]划分为对而获得的值、以及LUT生成电路(1)所计算出的值,针对每一对计算二项积和运算的值;求和电路,对所计算出的值进行求和;以及位匹配电路,将求和结果中的小数位数与预定小数位数相匹配。

Patent Agency Ranking