压降保护方法和电路
    1.
    发明公开

    公开(公告)号:CN119902609A

    公开(公告)日:2025-04-29

    申请号:CN202411490280.9

    申请日:2024-10-24

    Abstract: 本技术涉及缓解具有动态电压和频率缩放的系统中的压降状况,并且公开了一种控制动态电压和频率缩放电路的方法,该方法包括:检测相对于当前标称电压和频率状态的电压下降;响应于所述当前标称电压和频率状态在电压和频率的安全操作区中具有对应的回退状态,将活动从标称源切换到回退源;以及当所述当前标称电压和频率状态无法回退到安全操作区时,暂停该动态电压和频率缩放电路的活动。

    评估下垂缓解方案的性能
    2.
    发明公开

    公开(公告)号:CN119902941A

    公开(公告)日:2025-04-29

    申请号:CN202411490276.2

    申请日:2024-10-24

    Abstract: 本技术涉及下垂缓解方案,并且公开了评估下垂缓解方案的性能的方法,其中该方法是在电路处执行的,该方法包括:接收时钟输出信号,其中该下垂缓解方案已经被用于生成时钟输出信号;以及分析时钟输出信号以生成输出,其中该输出提供对该下垂缓解方案的性能的指示。

    用于监测数字定时裕度的技术
    3.
    发明公开

    公开(公告)号:CN117851191A

    公开(公告)日:2024-04-09

    申请号:CN202311251677.8

    申请日:2023-09-26

    Abstract: 本文所述的各种具体实施涉及具有核心电路和硬件的设备,该核心电路和硬件具有功能路径和与这些功能路径协同定位的金丝雀路径。该设备可具有定时监测器,这些定时监测器在下垂事件期间监测并测量这些功能路径和这些金丝雀路径的数字定时裕度。此外,该设备可具有控制处理器,该控制处理器基于这些数字定时裕度来设置用于硬件下垂缓解的参数,其中该控制处理器基于这些数字定时裕度来校准该硬件,以用于下垂响应或用于下垂缓解的自适应时钟和功率控制。

    用于关键路径时序裕度的延迟监测方案

    公开(公告)号:CN114830121A

    公开(公告)日:2022-07-29

    申请号:CN202080088765.9

    申请日:2020-11-17

    Abstract: 一种用于监测关键路径时序裕度的延迟的监测系统可包括多个自适应监测电路,其中每个自适应监测电路耦接到电路中的多个路径中的对应一个路径。每个自适应监测电路可包括:第一延迟元件,该第一延迟元件设计成使该电路中的N个路径的平均时序裕度在一个最小平均单位延迟内;第二延迟元件,该第二延迟元件耦接到所述第一延迟元件并设计成添加平均延迟k*σmax;设置捕获元件,该设置捕获元件捕获该第二延迟元件的输出;以及设置警告比较元件,当该设置捕获元件和该多个路径中的该对应一个路径的阴影捕获元件或捕获元件的输出不满足预期条件时,该设置警告比较元件输出设置警告信号。

    主动屏蔽件结构
    5.
    发明公开

    公开(公告)号:CN115836596A

    公开(公告)日:2023-03-21

    申请号:CN202180048250.0

    申请日:2021-07-09

    Abstract: 本文所述的各种具体实施涉及一种设备,该设备具有用于主动屏蔽件的第一线圈形状螺旋结构和缠绕在该第一线圈形状螺旋结构的绕组之间的第二线圈形状螺旋结构。该第一线圈形状螺旋结构可以提供基于线圈的电磁(EM)屏蔽件作为用于保护底层电路的对抗措施电路。

    多维网络接口
    7.
    发明公开
    多维网络接口 审中-实审

    公开(公告)号:CN115314064A

    公开(公告)日:2022-11-08

    申请号:CN202210285085.7

    申请日:2022-03-22

    Abstract: 本发明题为多维网络接口。本文所述的各种具体实施涉及一种设备,该设备具有集成电路,该集成电路具有包括以堆叠构型垂直布置的第一层和第二层的多个层。该第一层可具有第一功能部件,并且该第二层可具有第二功能部件。该设备可具有位于该第一层内的三维(3D)连接,该3D连接允许该第一功能部件与该第二功能部件之间的同步信令,用于减少包括该第一层和该第二层的该多个层之间的延时。

Patent Agency Ranking