-
-
-
公开(公告)号:CN117851191A
公开(公告)日:2024-04-09
申请号:CN202311251677.8
申请日:2023-09-26
Applicant: Arm有限公司
Abstract: 本文所述的各种具体实施涉及具有核心电路和硬件的设备,该核心电路和硬件具有功能路径和与这些功能路径协同定位的金丝雀路径。该设备可具有定时监测器,这些定时监测器在下垂事件期间监测并测量这些功能路径和这些金丝雀路径的数字定时裕度。此外,该设备可具有控制处理器,该控制处理器基于这些数字定时裕度来设置用于硬件下垂缓解的参数,其中该控制处理器基于这些数字定时裕度来校准该硬件,以用于下垂响应或用于下垂缓解的自适应时钟和功率控制。
-
公开(公告)号:CN114830121A
公开(公告)日:2022-07-29
申请号:CN202080088765.9
申请日:2020-11-17
Applicant: Arm有限公司
Inventor: R·赫伯霍尔茨 , P·A·R·威廉姆斯
IPC: G06F30/3312 , G06F117/10 , G06F119/12
Abstract: 一种用于监测关键路径时序裕度的延迟的监测系统可包括多个自适应监测电路,其中每个自适应监测电路耦接到电路中的多个路径中的对应一个路径。每个自适应监测电路可包括:第一延迟元件,该第一延迟元件设计成使该电路中的N个路径的平均时序裕度在一个最小平均单位延迟内;第二延迟元件,该第二延迟元件耦接到所述第一延迟元件并设计成添加平均延迟k*σmax;设置捕获元件,该设置捕获元件捕获该第二延迟元件的输出;以及设置警告比较元件,当该设置捕获元件和该多个路径中的该对应一个路径的阴影捕获元件或捕获元件的输出不满足预期条件时,该设置警告比较元件输出设置警告信号。
-
-
-
公开(公告)号:CN115314064A
公开(公告)日:2022-11-08
申请号:CN202210285085.7
申请日:2022-03-22
Applicant: Arm有限公司
Abstract: 本发明题为多维网络接口。本文所述的各种具体实施涉及一种设备,该设备具有集成电路,该集成电路具有包括以堆叠构型垂直布置的第一层和第二层的多个层。该第一层可具有第一功能部件,并且该第二层可具有第二功能部件。该设备可具有位于该第一层内的三维(3D)连接,该3D连接允许该第一功能部件与该第二功能部件之间的同步信令,用于减少包括该第一层和该第二层的该多个层之间的延时。
-
-
-
-
-
-