通信系统中编码码元的组合式穿孔与重复的方法和设备

    公开(公告)号:CN1443399A

    公开(公告)日:2003-09-17

    申请号:CN01812934.X

    申请日:2001-07-17

    CPC classification number: H04L1/0069

    Abstract: 揭示了用于在通信系统中穿孔码元的技术。对具有N个码元容量的帧接收S个码元,S大于N。需要穿孔P个码元使得余下的码元能适合于该帧。根据S和P计算若干穿孔间距,D1至DN。对每个计算出的穿孔间距确定某一码元穿孔数。然后分别以间距D1至DN进行P1至PN个码元穿孔。为了码元穿孔更均匀分布,可把间距D1至DN的每一个选择成大于或等于按Dmin=S/P」定义的最小穿孔间距,其中」表示下限运算符。可一起进行以每个计算出的间距的码元穿孔,或用以其他间距的码元穿孔来分布。作为替代,把累加器配置成在已把其值递增到S之后就折返循环,每次递增增量的大小是P。每次使累加器值递增P时,就使码元索引递增1,直到码元索引超过值S为止。过程最好从一个穿孔开始。每次累加器折返循环时,执行另一次穿孔。作为又一替代,可使穿孔与码元重复相结合。

Patent Agency Ranking