-
公开(公告)号:CN110495122A
公开(公告)日:2019-11-22
申请号:CN201880021097.0
申请日:2018-03-30
申请人: 高通股份有限公司
IPC分类号: H04L1/18
摘要: 使用两个或更多个级联循环冗余校验(CRC)数据值的极性编码可以增强通信系统中的CRC辅助式连续消除列表(CA-SCL)解码。一种极性编码方法可包括:从源数据确定第一CRC数据,组合该源数据和第一CRC数据以形成第一组合数据,从第一CRC数据和第一组合数据中的至少一者确定第二CRC数据,以及组合该源数据、第一CRC数据和第二CRC数据以形成第二组合数据。诸方法还可以利用灵活或补充检错(EDC)比特和/或一个或多个居间EDC比特集。本文讨论的技术可以在通信等待时间、传输吞吐量和功耗方面使通信设备受益。
-
公开(公告)号:CN110169058A
公开(公告)日:2019-08-23
申请号:CN201880005912.4
申请日:2018-01-08
申请人: 高通股份有限公司
IPC分类号: H04N19/00
摘要: 概括地说,本公开内容的特定的方面涉及无线通信,并且更具体地说,本公开内容的特定的方面涉及用于对使用极性码的控制信道进行速率匹配的方法和装置。概括地说,一种示例性方法包括:使用极性码对比特流进行编码;至少部分地基于最小被支持码率和控制信息大小确定用于存储所编码的比特流的循环缓冲器的大小;以及至少部分地基于母码大小N和用于传输的经编码比特的数量E对所存储的经编码的比特流执行速率匹配。
-
公开(公告)号:CN110168977A
公开(公告)日:2019-08-23
申请号:CN201780082115.1
申请日:2017-06-29
申请人: 高通股份有限公司
IPC分类号: H04L1/00
摘要: 无线通信设备适用于促进在极化编码传输的冻结的子信道中包括的信息序列。根据一个示例,装置可以基于包括发送设备特定序列或接收设备特定序列中的至少一者的多个参数来生成掩码序列。在一些示例中,可以利用掩码序列来对冻结的比特进行掩蔽,以及可以利用极化编码来对信息块进行编码。在其它示例中,可以将掩码序列与所接收的信息块的冻结的比特进行比较,以及当掩码序列与冻结的比特匹配时,可以将所接收的信息块确定为旨在针对所述装置。还包括其它方面、实施例和特征。
-
-
公开(公告)号:CN110169058B
公开(公告)日:2022-06-28
申请号:CN201880005912.4
申请日:2018-01-08
申请人: 高通股份有限公司
IPC分类号: H04N19/00
摘要: 概括地说,本公开内容的特定的方面涉及无线通信,并且更具体地说,本公开内容的特定的方面涉及用于对使用极性码的控制信道进行速率匹配的方法和装置。概括地说,一种示例性方法包括:使用极性码对比特流进行编码;至少部分地基于最小被支持码率和控制信息大小确定用于存储所编码的比特流的循环缓冲器的大小;以及至少部分地基于母码大小N和用于传输的经编码比特的数量E对所存储的经编码的比特流执行速率匹配。
-
公开(公告)号:CN110495122B
公开(公告)日:2022-05-17
申请号:CN201880021097.0
申请日:2018-03-30
申请人: 高通股份有限公司
IPC分类号: H04L1/18
摘要: 使用两个或更多个级联循环冗余校验(CRC)数据值的极性编码可以增强通信系统中的CRC辅助式连续消除列表(CA‑SCL)解码。一种极性编码方法可包括:从源数据确定第一CRC数据,组合该源数据和第一CRC数据以形成第一组合数据,从第一CRC数据和第一组合数据中的至少一者确定第二CRC数据,以及组合该源数据、第一CRC数据和第二CRC数据以形成第二组合数据。诸方法还可以利用灵活或补充检错(EDC)比特和/或一个或多个居间EDC比特集。本文讨论的技术可以在通信等待时间、传输吞吐量和功耗方面使通信设备受益。
-
公开(公告)号:CN110168977B
公开(公告)日:2021-12-07
申请号:CN201780082115.1
申请日:2017-06-29
申请人: 高通股份有限公司
IPC分类号: H04L1/00
摘要: 无线通信设备适用于促进在极化编码传输的冻结的子信道中包括的信息序列。根据一个示例,装置可以基于包括发送设备特定序列或接收设备特定序列中的至少一者的多个参数来生成掩码序列。在一些示例中,可以利用掩码序列来对冻结的比特进行掩蔽,以及可以利用极化编码来对信息块进行编码。在其它示例中,可以将掩码序列与所接收的信息块的冻结的比特进行比较,以及当掩码序列与冻结的比特匹配时,可以将所接收的信息块确定为旨在针对所述装置。还包括其它方面、实施例和特征。
-
公开(公告)号:CN110622427B
公开(公告)日:2021-08-10
申请号:CN201780090759.5
申请日:2017-05-15
申请人: 高通股份有限公司
IPC分类号: H03M13/33
摘要: 本文中描述了基于执行一个或多个错误校验过程而在列表解码操作完成之前终止列表解码操作的技术。使用极性码来编码的所传送码字可包括与一个或多个信息向量穿插的一个或多个错误校验向量。在接收到码字之后,解码器可以对接收到的码字执行列表解码操作。在对错误校验向量之一进行解码之后,解码器可以基于该错误校验向量来确定在连续消除列表解码操作中使用的至少一个候选路径是否通过了错误校验过程。如果没有候选路径满足错误校验过程,则解码器可以终止列表解码操作。在一些示例中,解码器可以在各错误校验向量之间的中间位置处核查候选路径是否满足错误校验操作。此类核查可以在对信息向量进行解码的同时发生。
-
公开(公告)号:CN110622427A
公开(公告)日:2019-12-27
申请号:CN201780090759.5
申请日:2017-05-15
申请人: 高通股份有限公司
IPC分类号: H03M13/33
摘要: 本文中描述了基于执行一个或多个错误校验过程而在列表解码操作完成之前终止列表解码操作的技术。使用极性码来编码的所传送码字可包括与一个或多个信息向量穿插的一个或多个错误校验向量。在接收到码字之后,解码器可以对接收到的码字执行列表解码操作。在对错误校验向量之一进行解码之后,解码器可以基于该错误校验向量来确定在连续消除列表解码操作中使用的至少一个候选路径是否通过了错误校验过程。如果没有候选路径满足错误校验过程,则解码器可以终止列表解码操作。在一些示例中,解码器可以在各错误校验向量之间的中间位置处核查候选路径是否满足错误校验操作。此类核查可以在对信息向量进行解码的同时发生。
-
-
-
-
-
-
-
-
-