-
公开(公告)号:CN113836655B
公开(公告)日:2023-03-28
申请号:CN202111062569.7
申请日:2021-09-10
Applicant: 重庆邮电大学
IPC: G06F30/17 , G06F30/20 , G01M13/00 , G06F117/08
Abstract: 本发明请求保护一种基于ARM‑FPGA平台的故障检测方法、介质及系统。首先,提出一种故障诊断模型,将故障诊断过程中的数据密集型计算环节进行模块化设计,在ARM‑FPGA耦合架构下,利用FPGA的并行运算特性,将相关环节基于高带宽接口迁移至FPGA部分进行高速运算,快速生成诊断结果,提升响应速度,提高诊断过程效率。其次,在故障诊断过程的数据密集型计算环节中,采用不同的策略高效传输数据,实现FPGA对数据流的高效吞吐,提高响应速度。最后,基于FPGA可编程的特点,发明了一种任务调度算法,实现可编程逻辑器件中的逻辑资源实时动态调度以减少基于各运行任务对FPGA逻辑资源的占用所花费的等待时间,增大FPGA中逻辑资源的利用率,提高总任务的完工时间。
-
公开(公告)号:CN113836655A
公开(公告)日:2021-12-24
申请号:CN202111062569.7
申请日:2021-09-10
Applicant: 重庆邮电大学
IPC: G06F30/17 , G06F30/20 , G01M13/00 , G06F117/08
Abstract: 本发明请求保护一种基于ARM‑FPGA平台的故障检测方法、介质及系统。首先,提出一种故障诊断模型,将故障诊断过程中的数据密集型计算环节进行模块化设计,在ARM‑FPGA耦合架构下,利用FPGA的并行运算特性,将相关环节基于高带宽接口迁移至FPGA部分进行高速运算,快速生成诊断结果,提升响应速度,提高诊断过程效率。其次,在故障诊断过程的数据密集型计算环节中,采用不同的策略高效传输数据,实现FPGA对数据流的高效吞吐,提高响应速度。最后,基于FPGA可编程的特点,发明了一种任务调度算法,实现可编程逻辑器件中的逻辑资源实时动态调度以减少基于各运行任务对FPGA逻辑资源的占用所花费的等待时间,增大FPGA中逻辑资源的利用率,提高总任务的完工时间。
-