-
公开(公告)号:CN109983683B
公开(公告)日:2021-03-16
申请号:CN201780072628.4
申请日:2017-10-18
申请人: 西门子股份公司
发明人: 诺贝特·贝内施 , 贝恩德·德雷塞尔 , 马克西米利安·施米特 , 哈拉尔德·维斯曼
IPC分类号: H02M1/12 , H02J3/01 , H02M7/537 , H02M7/483 , H02M7/5395
摘要: 本发明涉及一种用于调节变流器(1)的输出电流(i、iu、iv、iw)的方法,变流器具有直流电压中间电路(Z)和半导体开关(17),半导体开关处于桥式电路中以对直流电压中间电路(Z)的直流电压(Uz)进行变流。借助直接滞环电流调节来调节输出电流(i、iu、iv、iw),其中,输出电流(i、iu、iv、iw)的实际值(iist)被保持在围绕理论值(isoll)的滞环窗之内。此外,调制滞环窗的滞环宽度(W),以设定输出电流(i、iu、iv、iw)的频谱。
-
公开(公告)号:CN109643960A
公开(公告)日:2019-04-16
申请号:CN201780053242.9
申请日:2017-07-17
申请人: 西门子股份公司
发明人: 哈拉尔德·维斯曼 , 贝恩德·德雷塞尔 , 马克西米利安·施米特
IPC分类号: H02M7/493
摘要: 本发明涉及一种用于调节多个并联连接的三相逆变器(WR1、WR2)的相电流(iU_WR1、iV_WR1、iW_WR1、iU_WR2、iV_WR2、iW_WR2)的方法。每个逆变器(WR1、WR2)的相电流(iU_WR1、iV_WR1、iW_WR1、iU_WR2、iV_WR2、iW_WR2)利用直接滞后电流调节来调节,其中,将逆变器(WR1、WR2)的相电流(iU_WR1、iV_WR1、iW_WR1、iU_WR2、iV_WR2、iW_WR2)的实际值的实际电流空间矢量保持在围绕额定电流空间矢量的滞后窗内。第一逆变器(WR1)的实际电流空间矢量由第一逆变器(WR1)的所有三个相电流(iU_WR1、iV_WR1、iW_WR1)形成。每个另外的逆变器(WR2)的所述实际电流空间矢量由该逆变器(WR2)的刚好两个相电流(iU_WR2、iV_WR2、iW_WR2)在如下假设下形成,即,该逆变器(WR2)的全部三个相电流(iU_WR2、iV_WR2、iW_WR2)相加为零,其中,形成所述实际电流空间矢量的所述两个相电流(iU_WR2、iV_WR2、iW_WR2)的选择发生变化。
-
公开(公告)号:CN109643960B
公开(公告)日:2021-03-23
申请号:CN201780053242.9
申请日:2017-07-17
申请人: 西门子股份公司
发明人: 哈拉尔德·维斯曼 , 贝恩德·德雷塞尔 , 马克西米利安·施米特
IPC分类号: H02M7/493
摘要: 本发明涉及一种用于调节多个并联连接的三相逆变器(WR1、WR2)的相电流(iU_WR1、iV_WR1、iW_WR1、iU_WR2、iV_WR2、iW_WR2)的方法。每个逆变器(WR1、WR2)的相电流(iU_WR1、iV_WR1、iW_WR1、iU_WR2、iV_WR2、iW_WR2)利用直接滞后电流调节来调节,其中,将逆变器(WR1、WR2)的相电流(iU_WR1、iV_WR1、iW_WR1、iU_WR2、iV_WR2、iW_WR2)的实际值的实际电流空间矢量保持在围绕额定电流空间矢量的滞后窗内。第一逆变器(WR1)的实际电流空间矢量由第一逆变器(WR1)的所有三个相电流(iU_WR1、iV_WR1、iW_WR1)形成。每个另外的逆变器(WR2)的所述实际电流空间矢量由该逆变器(WR2)的刚好两个相电流(iU_WR2、iV_WR2、iW_WR2)在如下假设下形成,即,该逆变器(WR2)的全部三个相电流(iU_WR2、iV_WR2、iW_WR2)相加为零,其中,形成所述实际电流空间矢量的所述两个相电流(iU_WR2、iV_WR2、iW_WR2)的选择发生变化。
-
公开(公告)号:CN109983683A
公开(公告)日:2019-07-05
申请号:CN201780072628.4
申请日:2017-10-18
申请人: 西门子股份公司
发明人: 诺贝特·贝内施 , 贝恩德·德雷塞尔 , 马克西米利安·施米特 , 哈拉尔德·维斯曼
IPC分类号: H02M1/12 , H02J3/01 , H02M7/537 , H02M7/483 , H02M7/5395
摘要: 本发明涉及一种用于调节变流器(1)的输出电流(i、iu、iv、iw)的方法,变流器具有直流电压中间电路(Z)和半导体开关(17),半导体开关处于桥式电路中以对直流电压中间电路(Z)的直流电压(Uz)进行变流。借助直接滞环电流调节来调节输出电流(i、iu、iv、iw),其中,输出电流(i、iu、iv、iw)的实际值(iist)被保持在围绕理论值(isoll)的滞环窗之内。此外,调制滞环窗的滞环宽度(W),以设定输出电流(i、iu、iv、iw)的频谱。
-
-
-